-
公开(公告)号:FR3023620B1
公开(公告)日:2016-07-29
申请号:FR1456627
申请日:2014-07-09
Inventor: DAVEAU JEAN-MARC , ROCHE PHILIPPE , FUIN DIDIER
IPC: G01R31/3183 , G01R31/319
-
公开(公告)号:FR3030971A1
公开(公告)日:2016-06-24
申请号:FR1462654
申请日:2014-12-17
Applicant: STMICROELECTRONICS (GRENOBLE 2) SAS
Inventor: TEYSSIER JEREMIE , CASCIO FRANCESCO
Abstract: L'invention est relative à un procédé de réglage d'un objectif, comprenant les étapes consistant à régler l'objectif à une première position de mise au point et acquérir une première image d'une scène à travers l'objectif ; régler l'objectif à une deuxième position de mise au point et acquérir une deuxième image de la même scène ; produire des spectres de puissance respectifs (Vp1, Vp2) des première et deuxième images ; et produire un critère (V) représentant le rapport des spectres de puissance pour estimer l'erreur de mise au point de l'objectif.
-
公开(公告)号:FR3134232B1
公开(公告)日:2024-10-04
申请号:FR2203116
申请日:2022-04-05
Inventor: PTAK OLIVIER , HAJJI OUAFA , KIMMICH GEORG
Abstract: Dispositif électronique La présente description concerne un dispositif électronique (100, 200) comprenant : une puce électronique (102) montée sur une première région (109) d’un substrat (107) du dispositif électronique ; une première couche (105, 142, 205) d’un premier matériau d’enrobage recouvrant au moins une face de la puce électronique (102) orientée à l’opposé du substrat (107) ; et un élément de rayonnement (106) d’une antenne du dispositif électronique séparé du substrat (107) par au moins une partie de la première couche d’enrobage (105, 142, 205) et étant décalé par rapport à la première région (109) du substrat (107) pour que l’élément de rayonnement (106) ne recouvre pas la puce électronique (102), l’élément de rayonnement (106) étant enterré dans la première couche d’enrobage (105, 142, 205) ou étant agencé dans la première couche d’enrobage (105, 142, 205) et recouvert au moins en partie par un matériau de protection (210). Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3092932A1
公开(公告)日:2020-08-21
申请号:FR1901505
申请日:2019-02-14
Applicant: STMICROELECTRONICS (GRENOBLE 2) SAS
Inventor: SAUGIER ERIC , SAXOD KARINE , MASTROMAURO NICOLAS
Abstract: Dispositif électronique comprenant un capot La présente description concerne un dispositif électronique (100) comprenant un capot (102), le capot (102) comprenant des moyens pour contenir une interface thermique (110) reliant le capot (102) à une puce (106). Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3092708A1
公开(公告)日:2020-08-14
申请号:FR1901413
申请日:2019-02-12
Applicant: STMICROELECTRONICS (GRENOBLE 2) SAS
Inventor: CAMIOLO JEAN
IPC: H02J7/00 , G01R19/145 , G01R19/165
Abstract: Equipement de test de dispositif USB-PD La présente description concerne un équipement (8), adapté à tester un dispositif à alimenter de type USB-PD, comprenant au moins un connecteur USB Type-C (81, 87), destiné à être connecté au dispositif à alimenter à tester, ledit dispositif étant distinct de l'équipement. Figure pour l'abrégé : Fig. 8
-
公开(公告)号:FR3092707A1
公开(公告)日:2020-08-14
申请号:FR1901412
申请日:2019-02-12
Applicant: STMICROELECTRONICS (GRENOBLE 2) SAS
Inventor: CAMIOLO JEAN
IPC: H02J7/00 , G01R19/145 , G01R19/165
Abstract: Equipement de test de dispositif USB-PD La présente description concerne un équipement (8), adapté à tester un dispositif d'alimentation de type USB-PD, comprenant au moins un connecteur USB Type-C (81, 87), destiné à être connecté au dispositif d'alimentation à tester, ledit dispositif étant distinct de l'équipement. Figure pour l'abrégé : Fig. 8
-
公开(公告)号:FR3092706A1
公开(公告)日:2020-08-14
申请号:FR1901411
申请日:2019-02-12
Inventor: CAMIOLO JEAN , PONS ALEXANDRE
IPC: H02J7/00
Abstract: Dispositif de fourniture d'une puissance d'alimentation La présente description concerne un dispositif (10) comprenant : une première borne (19) destinée à recevoir une première tension continue (Vsc) ; un interrupteur (SW) reliant sélectivement la première borne (19) à une deuxième borne de sortie (Vbus) du dispositif ; un circuit de commande (14) de l'interrupteur comprenant une troisième borne (M-VDD) destinée à recevoir une deuxième tension continue (Vdd) ; et un régulateur (16) linéaire de tension à faible chute, LDO, connecté entre les première et troisième bornes, le régulateur étant configuré pour fournir la deuxième tension à partir de la première tension. Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3084488B1
公开(公告)日:2020-08-14
申请号:FR1856820
申请日:2018-07-24
Applicant: STMICROELECTRONICS (GRENOBLE 2) SAS
Inventor: CHOSSAT JEROME , DROUARD STEPHANE
IPC: G06F1/10 , G01R31/317
Abstract: Circuit électronique intégré comportant un générateur de signal d'horloge (GH) configuré pour délivrer un signal d'horloge (SH), et un circuit de propagation (CP) configuré pour propager le signal d'horloge (SH) sur une pluralité de branches (BRi) de propagation, et un dispositif (DIS) de détection d'une anomalie éventuelle dans le signal d'horloge comportant une pluralité de compteurs (CTi) couplés à certaines au moins des branches (BRi), cadencés par des répliques (SHi) correspondantes du signal d'horloge (SH) et configurés pour générer un signal impulsionnel toutes les N impulsions de la réplique correspondante du signal d'horloge, le dispositif (DIS) comprenant en outre des moyens de comparaison (CMP) configurés pour générer un signal d'alarme (ALM) ayant un premier état si au moins deux des signaux impulsionnels (SCTi) sont mutuellement déphasés.
-
公开(公告)号:FR3074936B1
公开(公告)日:2020-08-14
申请号:FR1761921
申请日:2017-12-11
Inventor: DAVIDESCU DRAGOS , ANQUET NICOLAS
IPC: G06F21/72
Abstract: Procédé d'écriture d'un code programme destiné à être exécuté par une unité de traitement d'un circuit intégré, dans une mémoire externe (11) au circuit intégré (10), comprenant avant de débuter le processus d'écriture du code programme, une génération (S20) au sein du circuit intégré d'une clé de cryptage (RD), et au cours dudit processus d'écriture, pour chaque donnée de code (MCi) destinée à être écrite à une adresse (ADRi) de la mémoire, un premier encryptage (S21) de ladite adresse au sein du circuit intégré par des premiers moyens de cryptage/décryptage utilisant ladite clé de façon à obtenir une adresse cryptée (ADRCi), un deuxième encryptage (S22) de ladite donnée de code au sein du circuit intégré avec des deuxièmes moyens de cryptage/décryptage utilisant ladite adresse cryptée, et une écriture (S23) de la donnée de code cryptée (MCCi) à ladite adresse, la mémoire ne pouvant pas être écrite deux fois à la même adresse au cours du processus d'écriture.
-
公开(公告)号:FR3040535A1
公开(公告)日:2017-03-03
申请号:FR1557999
申请日:2015-08-28
Inventor: AUCHERE DAVID , MARECHAL LAURENT , IMBS YVON , SCHWARZ LAURENT
IPC: H01L23/52
Abstract: Dispositif électronique et procédé de fabrication d'un tel dispositif électronique, comprenant : une plaque de support (2) présentant une face de montage (5) et incluant un réseau de connexion électrique (3), au moins une puce de circuits intégrés (4), montée sur ladite face de montage de la plaque de support et reliée audit réseau de connexion électrique, un bloc d'encapsulation (6) dans lequel la puce est noyée, ce bloc d'encapsulation s'étendant au-dessus de la puce et autour de cette dernière sur ladite face de montage de la plaque de support, et au moins un élément additionnel (7) en une matière conductrice de l'électricité, au moins en partie noyé dans ledit bloc d'encapsulation (6), cet élément additionnel conducteur présentant au moins une portion principale (8) s'étendant parallèlement à ladite plaque de support et présentant au moins une portion secondaire (9) reliée électriquement à ladite puce.
-
-
-
-
-
-
-
-
-