-
公开(公告)号:CN102468814A
公开(公告)日:2012-05-23
申请号:CN201110150315.0
申请日:2011-05-23
Applicant: 株式会社村田制作所
IPC: H03H7/09
CPC classification number: H01P1/20345 , H03H7/09 , H03H7/1708 , H03H7/1766 , H03H7/1775 , H03H7/42 , H03H2001/0085
Abstract: 本发明提供一种层叠带通滤波器,该层叠带通滤波器既能抑制不参与跳跃耦合的LC并联谐振器的电容器电极与跳跃耦合用电容器电极之间所产生的不需要的寄生电容,又能实现整体的小型化。由电容器电极(P11、P12)、通孔电极(V11、V12)、以及线路电极(S11)构成第一级LC并联谐振器,由电容器电极(P21、P22)、通孔电极(V21、V22)、以及线路电极(S21)构成第二级LC并联谐振器,由电容器电极(P31、P32)、通孔电极(V31、V32)、以及线路电极(S31)构成第三级LC并联谐振器。跳跃耦合用电容器电极(P131、P132)与第一级和第三级LC并联谐振器的电容器电极(P11、P12、P31、P32)相向,从第一级和第三级LC并联谐振器的电容器电极开始延伸的电感器电极的延伸方向,与从第二级LC并联谐振器的电容器电极开始延伸的电感器电极的延伸方向彼此相反。
-
公开(公告)号:CN105684305B
公开(公告)日:2018-04-24
申请号:CN201480058889.7
申请日:2014-05-21
Applicant: 株式会社村田制作所
CPC classification number: H03H7/0115 , H01F5/00 , H01F17/00 , H01F17/0013 , H01F27/00 , H01F2017/0026 , H01G4/40 , H03H7/09 , H03H7/1725 , H03H2001/0085
Abstract: 本发明提供一种能降低插入损耗且能在通过频带以外的频带取得充分的衰减量电子元器件。其特征在于,具备:元件主体;以及串联连接的第1LC并联谐振器至第n LC并联谐振器,第1LC并联谐振器至第n LC并联谐振器分别包含第1电感器至第n电感器、以及第1电容器至第n电容器,第1电感器至第n电感器以沿第1方向依次排列的方式设置于元件主体,第1电感器及第n电感器呈环绕于卷绕轴的涡旋状或螺旋状,该卷绕轴沿着与第1方向正交的第2方向,第2电感器至第n‑1电感中的至少一个电感器呈环绕于沿着第1方向的卷绕轴的螺旋状。
-
公开(公告)号:CN104272591B
公开(公告)日:2017-05-31
申请号:CN201380023035.0
申请日:2013-03-19
Applicant: 株式会社村田制作所
Inventor: 增田博志
CPC classification number: H01P1/203 , H01P3/082 , H01P5/10 , H03H7/0123 , H03H7/09 , H03H7/383 , H03H7/42 , H03H7/422 , H03H2001/0085
Abstract: 本发明的目的在于提供一种抑制安装面积的大型化、且能降低高度的高频滤波器。高频滤波器(10)中,层叠体(12)通过将多个绝缘体层(28a~28e)进行层叠而成。传输线路(18)传输输入信号。传输线路(19)与传输线路(18)在同一绝缘体层(28c)上进行电磁耦合,并传输输出信号。导体层(24)夹着绝缘体层(28c),与传输线路(18)及传输线路(19)之间形成电容。与传输线路(18)及传输线路(19)接触的绝缘体层(28c)的介电常数高于绝缘体层(28c)以外的绝缘体层的介电常数。
-
公开(公告)号:CN106688179A
公开(公告)日:2017-05-17
申请号:CN201680002476.6
申请日:2016-01-15
Applicant: 株式会社村田制作所
Inventor: 增田博志
Abstract: 本发明的目的在于提供一种能够容易地进行衰减极点的间隔的调整的低通滤波器。本发明所涉及的低通滤波器的特征在于具备:第一导通孔导体,其与第一电感器的第一端部以及第二电感器的第三端部连接,且与第一电感器的第二端部以及第二电感器的第四端部相比延伸至层叠方向的另一方侧;以及第一电容器,其与第一电感器的至少一部分以及第二电感器的一部分并联连接,且由第一电容器导体层形成。
-
公开(公告)号:CN105684306A
公开(公告)日:2016-06-15
申请号:CN201480058897.1
申请日:2014-05-21
Applicant: 株式会社村田制作所
Inventor: 增田博志
CPC classification number: H03H7/0115 , H01F17/00 , H01F17/0013 , H01F27/00 , H01F27/2804 , H01F2017/0026 , H01G4/40 , H03H7/09 , H03H7/12 , H03H7/1716 , H03H7/1766 , H03H2001/0085
Abstract: 提供一种能力图降低插入损耗并同时在通带以外的频带获得充分的衰减量的电子元器件。该电子元器件具备:元件主体;以及串联的第一LC并联谐振器至第nLC并联谐振器,第一LC并联谐振器至第nLC并联谐振器分别包含第一电感器至第n电感器、及第一电容器至第n电容器,第一电感器至第n电感器以在第1方向依次排列的方式设置于元件主体,第一电感器及第n电感器呈环绕于沿着与第1方向正交的第2方向的卷绕轴的漩涡状或螺旋状,第二电感器至第n-1电感器中的至少一个电感器呈环绕于沿着第1方向的卷绕轴的螺旋状。
-
公开(公告)号:CN102544676B
公开(公告)日:2015-12-16
申请号:CN201110280268.1
申请日:2011-08-19
Applicant: 株式会社村田制作所
IPC: H01P5/18
CPC classification number: H01P5/187
Abstract: 提供一种能够抑制在层叠体上发生弯曲的电子元器件。外部电极14a、14b以及外部电极14c、14d分别设置在层叠体12的下表面S2上,且分别与主线路ML的两端以及副线路SL相连接。在设置于层叠体12的上表面S1一侧的绝缘体16上,而非在设置有主线路ML的绝缘体层16以及设置有副线路SL的绝缘体层16上,设置有防止弯曲用导体26。当从z轴方向进行俯视时,防止弯曲用导体26与外部电极14重合。在设置于层叠体12的下表面S2一侧的绝缘体层16上,而非在设置有防止弯曲用导体26的绝缘体层16上,并未设置不与主线路ML或者副线路SL相连接的导体层。
-
公开(公告)号:CN103210585B
公开(公告)日:2015-09-02
申请号:CN201180054985.0
申请日:2011-10-13
Applicant: 株式会社村田制作所
IPC: H03H7/09
CPC classification number: H03H7/12 , H03H7/0115 , H03H7/09 , H03H7/1708 , H03H7/1775 , H03H2001/0085
Abstract: 本发明提供一种层叠带通滤波器。第一电容器电极(P1)构成第一级LC并联谐振器的电容器电极,第一电容器电极(P2)构成第二级LC并联谐振器的电容器电极,第一电容器电极(P3)构成第三级LC并联谐振器的电容器电极。过孔电极(V11、V12)以及线路电极(S1)构成第一级LC并联谐振器的电感器电极。过孔电极(V21、V22)以及线路电极(S2)构成第二级LC并联谐振器的电感器电极。过孔电极(V31、V32)以及线路电极(S3)构成第三级LC并联谐振器的电感器电极。三个LC并联谐振器的电感器电极配置成使得它们的环路面从在电介质层的层叠方向上延伸的中心轴起朝辐射方向配置。由此,容易规定输入级的LC并联谐振器与输出级的LC并联谐振器之间的磁耦合,能够自由设定滤波器的衰减特性。
-
公开(公告)号:CN102971905B
公开(公告)日:2015-01-14
申请号:CN201180032970.4
申请日:2011-05-12
Applicant: 株式会社村田制作所
IPC: H01P5/18
Abstract: 提供一种易于形成外部电极且能以高耦合度使主线路与副线路耦合的电子元器件。主线路(ML)具有螺旋状部(Sp1),该螺旋状部(Sp1)具有与z轴方向平行的中心轴(Ax1)。副线路(SL)具有螺旋状部(Sp2),该螺旋状部(Sp2)具有与z轴方向平行的中心轴(Ax2),且通过使该副线路(SL)与主线路(ML)电磁耦合来构成方向性耦合器。外部电极(14a,14b)设置于层叠体(12)的端面,且与主线路(ML)的两端分别电连接。外部电极(14c,14d)设置于层叠体(12)的端面,且与副线路(SL)的两端分别电连接。设有主线路(ML)的区域(A1)与设有副线路(SL)的区域(A2)在z轴层叠方向上重叠。
-
公开(公告)号:CN102468814B
公开(公告)日:2014-10-01
申请号:CN201110150315.0
申请日:2011-05-23
Applicant: 株式会社村田制作所
IPC: H03H7/09
CPC classification number: H01P1/20345 , H03H7/09 , H03H7/1708 , H03H7/1766 , H03H7/1775 , H03H7/42 , H03H2001/0085
Abstract: 本发明提供一种层叠带通滤波器,该层叠带通滤波器既能抑制不参与跳跃耦合的LC并联谐振器的电容器电极与跳跃耦合用电容器电极之间所产生的不需要的寄生电容,又能实现整体的小型化。由电容器电极(P11、P12)和电感器电极(通孔电极V11、V12以及线路电极S11、S12)构成第一级LC并联谐振器,由电容器电极(P21、P22)和电感器电极(通孔电极V21、V22以及线路电极S21、S22)构成第二级LC并联谐振器,由电容器电极(P31、P32)和电感器电极(通孔电极V31、V32以及线路电极S31、S32)构成第三级LC并联谐振器。跳跃耦合用电容器电极(P131、P132)与电容器电极(P11、P12、P31、P32)相向,从第二级LC并联谐振器的电容器电极开始延伸的电感器电极的延伸方向,与从第一级和第三级LC并联谐振器的电容器电极开始延伸的电感器电极的延伸方向彼此相反。
-
-
-
-
-
-
-
-