Abstract:
본발명의실시예들에따른압력감응포인팅장치는압력의크기에따라가변하는공진주파수에기초하여생성된무선신호에의해공진주파수로진동하는전기신호를생성하는수신부, 제어전압레벨에따라발진신호를생성하는전압제어발진기를포함하고발진신호의주파수가전기신호의공진주파수를추종하도록제어전압레벨을조절하는위상고정루프및 제어전압레벨에기초하여압력레벨을결정하는압력레벨결정부를포함할수 있다.
Abstract:
본발명의실시예들에따른확산스펙트럼클럭생성장치는 n 비트의이진코드에의해크기가가변하는충전전류에의해충전되는적어도하나의커패시터에관하여제1 전기적조건이충족되면통전되어커패시터를방전시키는방전스위치를포함하고, 제1 전기적조건이충족된때에상응하여상승에지(rising edge) 또는하강에지(falling edge) 중어느하나가발생하도록클럭신호를생성하는이장발진기및 클럭신호에기초하여 n 비트중 적어도한 자리의비트가변경되도록 n 비트의이진코드를생성하여이장발진기에제공하는이진코드생성부를포함할수 있다.
Abstract:
본 발명의 실시예들에 따른 동기식 직류-직류 벅 변환기는, 입력 전압을 제1 스위칭 신호의 듀티 구간 동안 인덕터에 인가하는 제1 스위치와, 제1 스위칭 신호에 상보적인 제2 스위칭 신호로 스위칭되는 제2 스위치를 이용하여 강압된 출력 전압을 생성하는 동기식 직류-직류 벅 변환기로서, 출력 전압과 기준 전압의 오차 전압의 크기에 상응한 듀티비를 가지는 구동 발진 신호와 구동 제어 신호 사이에 검출된 위상 차이에 따라 n 비트의 지연 조절 신호를 출력하고, 구동 발진 신호에 대해 구동 제어 신호가 대략적으로 동기화되면 대략적 지연 고정 신호를 출력하는 디지털 지연 보상부, 대략적 지연 고정 신호에 따라, 제1 스위칭 신호 또는 제2 스위칭 신호 중 어느 하나와 구동 발진 신호 사이에 검출된 위상 차이에 따라 지연 조절 전압을 출력하는 아날� ��그 지연 보상부, 구동 발진 신호를 n 비트의 지연 조절 신호 및 지연 조절 전압에 따라 각각의 지연 시간이 결정되는 복수의 직렬 연결된 지연 셀들에 통과시켜 지연된 상기 구동 제어 신호를 출력하는 지연 라인 및 구동 제어 신호에 따라 제1 및 제2 스위칭 신호들을 생성하는 스위칭 신호 생성부를 포함할 수 있다.
Abstract:
본 발명의 실시예들에 따라 위상 검출부, 차지 펌프, 루프 필터, 전압 제어 발진기 및 주파수 검출부를 포함하는 클럭 데이터 복원 장치에서, 전압 제어 발진기는 주파수 조절 신호에 따라 가변하는 발진 주파수를 가지고 발진 신호를 출력하며, 주파수 검출부는 기준 분주비에 따라 기준 클럭 신호로부터 카운트 활성 구간 신호를 생성하는 기준 분주기, 카운트 활성 구간 신호에 따라 전압 제어 발진기의 발진 신호에 기초한 발진 카운트 신호를 생성하는 카운터 및 발진 신호의 목표 주파수에 따라 결정되는 목표 카운트 신호와 발진 카운트 신호를 비교하여 주파수 조절 신호를 출력하는 발진 주파수 제어부를 포함할 수 있다.
Abstract:
본 발명의 멀티 채널 LED 장치는 공통 구동 전압을 생성하여 서로 다른 등가 저항을 가질 수 있는 복수의 LED 스트링들의 각각에 공통적으로 인가하는 DC-DC 컨버터, LED 스트링들의 각각에 직렬로 연결되고 게이트 단자에 인가되는 스위칭 신호의 가변하는 전압 크기 및 듀티에 따라 조절되는 전류 크기 및 듀티를 가진 구동 전류를 LED 스트링에 흐르게 하는 복수의 가변 등가 저항 파워 트랜지스터들, 가변 등가 저항 파워 트랜지스터들의 각각의 소스 단자에서 검출된 피드백 전압과 기준 피드백 전압 사이의 피드백 전압차 신호에 각각 기초하여 크기가 가변되는 스위칭 신호들을 생성하는 복수의 구동 전류 크기 제어부들을 포함하는 구동 전류 크기 조절 가능 LED 구동 장치, 그리고 LED 스트링들의 각각에 직렬로 연결되고 각각의 LED 스트링의 구동 전류에 � ��한 검출 전압과 소정의 기준 전압 사이의 전압차 신호를 검출하는 복수의 전압차 검출부들을 포함할 수 있다. 스위칭 신호들은 스위칭 신호의 인가에 의해 가변 등가 저항 파워 트랜지스터의 소스 단자에서 검출된 피드백 전압의 크기가 기준 피드백 전압의 크기에 가까워지도록, 시간이 지남에 따라 점진적으로 전압 크기가 조절된다.
Abstract:
According to one embodiment of the present invention, a transceiver is provided which comprises a receiving RF part for processing a receiving signal, a transmitting RF part for processing a transmitting signal, and a phase lock loop (PLL) for providing a receiving frequency and a transmitting frequency for the receiving RF part and the transmitting RF part respectively, wherein the PLL is controlled depending on which RF part is activated between the receiving and transmitting RF parts. Also, according to one embodiment of the present invention, the transceiver includes oscillation control signal generators which control an oscillation signal of an RF part corresponding to each antenna, wherein oscillation signals are generated by each voltage control oscillator operating on the same frequency, and each oscillation control signal generator controls a corresponding voltage oscillator in order to generate non-overlapped oscillation signals. [Reference numerals] (AA) Reduce an active time through fast locking;(BB) Reduce off power;(CC) PLL-off (transmit data)