Abstract:
PURPOSE: A real time automatic watch controller of optical multiplex section optical device of wavelength division multiplex transmission system is provided to watch function state of optical device at real time and sense process status in view of network by setting up the critical point of communication failure automatically without control of system or network supervisor according to numbers of wavelength multiplex. CONSTITUTION: An optical multiplexor transmits multiprocessing multi-channel optical signal through one main optical line. An optical reverse multiplexor separate multiprocessing signals transmitted through one main optical line into channels to make reverse multiprocessing. An auxiliary optical line transmits watch-maintenance-repair channel between the optical multiplexor and optical reverse multiplexor. An automatic watch controller keep watch on operating status of optical multiplexor and optical reverse multiplexor at real time. An optical detection device decide existence status of optical signals by detecting multi-channel optical signal inputted into the optical multiplexor at each channels. A signal bottleneck detection and decision device sense location of each of channels and grosses of optical channel. A bottleneck-standard-value -created-device produce bottleneck standard value according to the gross of optical channel. A multiplex optical detection device detect multiprocessing signals which is output into one main optical line from the optical multiplexor. An optical intensity comparison part(50) determines the status of bottleneck of the optical multiplexor.
Abstract:
PURPOSE: An apparatus for storing an overhead of optical channel section layer in an optical transmission system is provided to effectively perform the application and repairing function of optical channel section layer by adapting the every kinds of function in an overhead for supervisory and controlling of optical channel section layer. CONSTITUTION: A reverse multiplexing part outputs status supervisory information, section chase information, series connection supervisory information, optical channel wavelength allotment information, BIP(Bit Interleaved Parity) value, signal level information, optical quality value, supervisory channel alarm, and automatic protection switching information by reversely multiplexing a supervisory channel signal input from the outside. A first register to a ninth register(341-349) temporarily store each status supervisory information, section chase information, series connection supervisory information, optical channel wavelength allotment information, BIP(Bit Interleaved Parity) value, signal level information, optical quality value, supervisory channel alarm, and automatic protection switching information.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 분기 결합형 모듈화 구조의 파장 분할 다중 광전송 장치에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 종속신호로서 STM-64 신호 입출력을 장치내에 수용하고, 분기결합 기능을 접속하고 이를 구현하고, 광부품의 손실의 극복을 가능하게 하고, 분기결합형과 단국형간의 융통성있는 기능 구성을 가질수 있도록 하는 장치를 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은 접속되는 종속 신호를 분기하여 외부로 전달하고, 결합하며, 통과시키는 광 스위칭 수단과, 입력 신호를 역 다중화하여 상기 광 스위칭 수단에 제공하고, 상기 광 스위칭 수단에서 결합 또는 통과하여 제공되는 신호를 다중화 하는 파장 분할 다중 분기형 광 전송 수단, 및 외부로부터 입력되는 신호를 상기 파장 분할 다중 단국형 광 전송 수단에 제공하고, 상기 파장 분할 다중 단국형 광 전송 수단으로부터 제공되는 신호를 외부 링크로 전달 하는 광 중계 수단을 포함한다. 4. 발명의 중요한 용도 본 발명은 파장 분할 다중 광 전송 장치에 이용됨.
Abstract:
본 발명은 광대역 회선분배 시스템(BDCS)의 스위치를 제어하기 위한 스위치 구성 정보를 여러 개의 프로세서 보드 사이에 효과적으로 전달하기 위한 광대역 회선분배 시스템의 장치 모듈 절체중 1 : N 절체시 효율적인 스위치 구성 정보 변경방법에 관한 것으로서, 종래 BDCS에서 구성된 장치절체 구조에서 1 : 4 절체 수행시에 각 스위치부를 제어하는 프로세서 들간의 스위치 구성 정보의 전달체계에서 야기되는 전달지연시간이 길어짐으로 인해 통신 서비스 중단 시간이 길어지는 문제점이 있었다. 이를 해결하기 위해 본 발명은, 저속 전후단 시간 스위치부를 제어하는 LCP1에서 CCP로 절체요구를 하며, CCP에서는 평상시에 주기적으로 습득된 각 프로세서 보드의 상태 정보를 이용하여 이의 절체를 승락하고, 각 프로세서 보드로 1 : 4 절체에 따른 모듈 절체 명령을 전달한다. 이의 명령에 따라 LCP1과 SCP, LCP2에서 스위치 구성 정보를 변경한 후, CCP로 모듈 절체 완료를 통보한다. CCP에서는 이 완료 통보를 전달 받으면, 절체 요구를 수행한 LCP1으로 절체 완료를 전달하여 절체 동작을 종료한다. 이와 같은 동작시에 CCP에서 절체를 수행하기 위해 사전에 각 프로세서의 상태를 조사하여 절체 수행 여부에 대한 정보를 저장하여 절체 요구시에 이 정보를 바탕으로 절체 수행여부를 판단하는 시간인 I 시간을 줄이며,CCP로부터 스위치 구성 정보 변경 요구에 따라 각 프로세서의 스위치를 제어하는데 필요한 스위치 구성 정보를 미리 구성하여 동작함으로써 지연 시간 II의 시간을 줄임으로서 절체 요구로부터 절체 완료까지의 시간을 기존에 사용하던 방식 보다 줄인 것이다.
Abstract:
본 발명은, 192×192 스위치를 192×1 단위 스위치 32개 모듈과 6×1 단위스위치 32개 모듈을 통해 구성상 6배의게이트 감소효과를 가지도록 한 192×192 스위치 회로를 제공하는데 그 목적이 있으며, 상기 목적을 달성하기 위하여본 발명은, 입력데이타(IN1∼IN192)를 입력받아 제어신호에 따라 1개를 선택하여 출력하는 192×1 단위 스위치와, 외부의 선택 타이밍신호(SEL1∼SEL3)을 입력받아 상기 192×1 단위스위치가 192×6 단위스위치 기능을 하도록 제어하는 6×1 단위스위치와, 상기 6×1 단위스위치와 결합하여 선택 타이밍신호(SEL1∼SEL3)의 타이밍 제어에 따라 192×1 단위스위치의 입력 데이타 중 하나를 출력시키기 위한 연결 매트릭스(Connection Matrix)를 구비한 단위 스위치 모듈을 32개 포함하는 것을 특징으로 하여, 구성상 하드웨어를 단순화한 효과를 가진다.
Abstract:
a first logical addition processing unit for ORing a LOT(loss of tributary) signal and a test signal; a second logical addition processing unit for ORing a loop back signal and an output signal from the first logical addition processing unit; a signal generating unit for receiving an oscillation clock and the output of the first logical addition processing unit to generate a similar converting signal; a detecting and line signal decoding unit for receiving a receiving anode signal, a receiving cathode signal and a receiving clock to decode a line signal and for generating a receiving signal and a CPU monitoring signal; a first selecting unit for generating an output signal to become a payload of VC1; a PRBS detecting unit for detecting a PRBS signal on the basis of a CPU loop back signal and if a bit error is generated, for generating an error signal; an 8-bit asynchronous buffer means for generating 8-stage data, 8-stage write address most significant bit, and 8-stage read address most significant bit; a second selecting unit for generating a selection signal; a third logical addition processing unit for ORing a buffer selection signal and a synchronous mode signal to generate a synchronous buffer signal; and a 64-stage buffer and phase comparing unit for providing a buffer WCK, S1/S2 Cont., and a buffer reset signal to an 8-bit asynchronous buffer unit and for outputting data and a buffer state sensing signal.
Abstract:
The synchronous mode multiplexing transmission device comprises: first and second network node interface units for performing a bidirectional 1+1 auto protection switching mode; a dependent signal processing unit for performing a signal mapping, a multiplexing/demultiplexing and a demapping and transmitting it to an external DS3 line; first and second high speed multiplexing units for performing a 1+1 switching mode; a system timing generating unit for generating a clock and a timing required by a system; and a system control unit for supplying a man machine interface for an operator.
Abstract:
본 발명은 VCI신호프레임 구조의 페이로드(1bits)에 종속신호(1.544Mb/s,2.048Mb/s)의 사상시에 필요한 동기버퍼의 쓰기 클럭과 읽기 클럭에 의해 생성되는 어드레스 값을 비교하여 언더런/오버런 상태를 감지하는 브이.씨.1 신호사상/역사상용 버퍼 읽기/쓰기 어드레스 비교기에 관한 것으로, 동기식 다중 시스템에서 VCI으로의 데이타 다중 및 역다중시 사용되는 모든 버퍼의 쓰기/읽기 어드레스들 간의 오버랩 감시에 적용될 수 있으며, 즉 전송 시스템 내부 또는 외부의 비정상적인 상황 발생, 예로 종속신호의 손실로 부터의 전송신호 복구 또는 시스템 내부의 절체회로로의 스위칭등에 따른 클럭의 흔들림으로 인해 어드레스의 값이 바뀌어 언더런/오버런 현상이 발생하게되면 자동적으로 이를 감지하여 어드레스 발생 카운터들이 리셋될 수 있는 조건을 외부 로 제공하여 실시간 복구 기능을 제공할 수 있는 효과가 있다.