Abstract:
PURPOSE: A parallel demultiplexing system for mass switching and a method therefor are provided to perform a high-speed mass communication by connecting cells as a tree structure, distributing each cell to a sub-path in parallel using a tree traversal method, inserting a link for indicating a sub-path of a next cell into a header of the cell, transmitting the cell through a plurality of sub-paths, and reassembling the cell in parallel. CONSTITUTION: A parallel cell distributing unit(210) segments inputted data into a plurality of cells, connects a plurality of cells as an M-way tree in which a leader cell is root, and distributes each cell to sub-paths in parallel using a certain tree traversal method. The parallel cell distributing unit(210) inserts a link for indicating a sub-path of a next transmission cell into a header of the cell, and transmits each cell to the sub-path. A parallel cell assembly unit(220) stores the cell transmitted from each sub-path in a cell queue according to sub-paths, analyzes the link inserted into the header of each cell, reassembles the cell in parallel according to the analyzed result, and transmits the reassembled cell.
Abstract:
PURPOSE: A driving apparatus for stabilizing a synchronization circuit is provided, which enables to operate the synchronization circuit in a stable condition without any loss of a prior operation and state information in a system. CONSTITUTION: A power on reset part(1) generates a power on reset signal according to power on. A synchronous reference clock error judgement part(2) generates a synchronous reference clock error signal by judging an error of the synchronous reference clock after receiving the synchronous reference clock from the external and a measurement comparison clock. A frequency shift detection part(3) detects a frequency shift between the synchronous reference clock and a synchronization circuit output clock. A counter driving signal generation part(4) generates a counter driving signal by checking whether the frequency shift value is within a synchronization range of the synchronization circuit. A phase difference transition detection part(5) detects a phase difference of the synchronization circuit output clock as to the synchronous reference clock phase, and outputs a phase difference transition pulse whenever the phase difference is reversed. A synchronous state judgement part(7) judges a synchronous state according to the number of phase difference transitions, and generates a synchronous error signal using the measurement comparison clock from the external. An initialization driving signal generation part(8) generates a synchronization circuit initialization driving signal according to the power on reset signal and the synchronous reference clock error signal and the synchronous error signal. And a reset part(9) resets the synchronous reference clock error judgement part and the phase difference transition counter part and the synchronous state judgement part, by generating a reset signal according to the initialization driving signal.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 중재 지연 내성의 분산형 입력 버퍼 스위치 시스템 및 그를 이용한 입력 데이터 처리 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 입력 버퍼에 이중의 파이포(FIFO : first-in-first-out) 버퍼를 두고 중앙 중재기에 요청 파이포(FIFO) 버퍼를 두어 전송지연에 무관하게 발생된 요청에 대해 중재를 수행하는 중재 지연 내성의 분산형 입력 버퍼 스위치 시스템 및 그를 이용한 입력 데이터 처리 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 입력 데이터 처리수단에서 매칭되는 입력포트로부터 입력 데이터를 받아 목적하는 출력포트별로 저장 관리하는 제 1 단계; 상기 입력 데이터 처리수단에서 상기 입력 데이터에 대한 중재 요청 신호를 중재 수단으로 전송하고 중재 요청 신호가 전송된 입력 데이터에 대한 정보를 저장 관리하는 제 2 단계; 중재수단이 전송받은 중재 요청 신호에 대해 입력 데이터 처리수단 및 목적하는 출력포트별로 관리하는 제 3 단계; 입력 데이터 처리수단과 목적 출력포트에 따라 중재 요청을 확인하여 중재를 수행하고 그 결과를 상기 입력 데이터 처리수단과 스위칭 수단으로 전송하는 제 4 단계; 및 상기 입력 데이터 처리수단이 출력 허가 신호를 수신하여 저장된 입력 데이터에 대한 정보를 확인하고 스위칭 수단으로 전송하여 입력 데이터에 대한 처리를 수행하는 제 5 단계를 포함함. 4. 발명의 중요한 용도 본 발명은 스위치 시스템 등에 이용됨.
Abstract:
PURPOSE: A dispersed type input buffer switch system of an arbitration latency tolerance and a method for processing input data using the system are provided to perform an arbitration with respect to a generated request regardless of delay of a transmission of a request signal and a permission signal by providing a dual FIFO buffer in an input buffer and providing a requesting FIFO in a central arbiter. CONSTITUTION: An input buffer(21) includes a virtual output queue(211), a queue controller(212), a cell address FIFO(213), and an idle queue(214). A central arbiter(22) includes a request matrix(221), a request FIFO controller(222) and an arbitration logic(223). An output cell address FIFO buffer(213) is matched the virtual output queues(211) of the input buffer(21), respectively. The central arbiter(22) has a request matrix(221) storing a request signal per an output port according to input buffers. The request matrix(221) has a request signal FIFO buffer per each request matrix element. In addition, a space division switch(23) switches inputted data in accordance with a given command.
Abstract:
본 발명은 위상 동기 회로의 고속 충전 펌프 회로에서 필연적으로 발생하는 고속 동작과 누설 전류의 상충 문제를 해결하기 위한 것으로, 고속으로 충전 펌프 동작을 하면서도 유지(hold) 시에는 누설 전류를 발생하지 않도록 하는 고속 충전 펌프 회로(200)에 관한 것이다. 본 발명은 고속 충전 펌프 회로와 루프 필터(220) 사이에 간단한 누설 전류 차단 회로(232, 233)를 삽입하여, 충전 또는 펌프 시에는 루프 필터(220)와 고속 충전 펌프 회로를 연결하고 유지 시에 충전 펌프 회로와 루프 필터(220)를 분리하여 고속으로 동작하면서도 누설 전류가 발생하지 않는 고속 충전 펌프 회로(200)이다. 본 발명의 고속 충전 펌프 회로(200)는 차동으로 동작하여 동작 환경에 영향도 적으며 구현 소자에 영향을 받지 않는 구조로 되어있다.
Abstract:
PURPOSE: A two-stage ring voltage controlling oscillator by using a couple of variable delay elements is provided to carry out the function as a voltage controlling oscillator even if accuracy, security and reappearance in the manufacturing progress aren't outstanding. CONSTITUTION: A two-stage ring voltage controlling oscillator by using a couple of variable delay elements includes the first analog mixer(321), the fist variable delay element portion(33), the first, M-delay or reversing element(323), the second, M-delay or reversing element(322), the second analog mixer(331), the second variable delay element portion(33), the second M-delay or reversing element(333) and the second, first delay or reversing element(332). In the first analog mixer(321) of the fist variable delay element portion(33) inputs the output of the first, M-delay or reversing element(323) and output of the second, M-delay or reversing element(322) and mixes them with analog and outputs them with the input of the first, first delay or reversing element(322). The first, first delay or reversing element(322) and the first, M-delay or reversing element(323) generate the delayed or reversed signal with adding the amplitude of the input signal. The second analog mixer(331) of the second variable delay element portion(33) inputs the output of the second M-delay or reversing element(333) and output of the second, M-delay or reversing element(332) and mixes them with analog and outputs them with the input of the second, first delay or reversing element(332). The second, first delay or reversing element(322) and the second, M-delay or reversing element(333) generate the delayed or reversed signal with adding the amplitude of the input signal.
Abstract:
본 발명에서는 8비트 데이터 버스를 갖는 프로세서 인터페이스 장치(PIU)와 32 비트 입력 데이터 버스 및 출력 데이터 버스를 갖는 내부 버스 상태 머신 (IBSM) 사이에 위치하여 PIU와 IBSM 간의 데이터의 전달을 수행하는 로컬 버스 상태 머신(LBSM)의 구성에 있어서 연속적인 쓰기 동작 수행시 대기시간을 제거하기 위한 방법에 관한 것이다. 본 발명에서는 LBSM을 분리하여 LBSM에서 IBSM으로 데이터 쓰기를 수행하는 로컬 버스 상태 슬레이브 머신(LBSSM)과, PIU와 LBSM 사이의 읽기/쓰기 동작을 수행하고 LBSM과 IBSM 사이의 읽기 동작을 수행하는 로컬 버스 상태 마스터 머신(LBSMM)을 두어, PIU가 연속적인 쓰기 동작을 할 수 있게 하였다.
Abstract:
1. 청구 범위에 기재된 발명이 속한 기술분야 본 발명은 디지털/아날로그 변환기 제어 데이터 복원 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 삼중화 망동기 장치에서 프로세서간 통신을 이용한 디지털/아날로그 변환기 제어 데이터 복원 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 삼중화로 구성된 망동기 장치의 직렬 통신 채널을 연결하여 직렬 통신 채널의 연결 버스를 구비하여 직렬 통신의 채널 연결 버스로 각 망동기 장치가 프로세서간 통신을 이용하여 자신의 디지털/아날로그 변환기 제어 데이터(Digital to Analog Converter Control Word : 이하 DACW)를 교환하고, 각 망동기 장치가 안정된 동작 모드로 동작할 때에만 DACW를 송신하며, 자신이 동작중 재기동시 다른 여분의 망동기 장치로 자신이 안정 동작중에 송신한 DACW를 요구하여 수신하고, 수신한 DACW를 자신의 초기 동작값으로 이용한다. 4. 발명의 중요한 용도 본 발명은 망동기 장치에 이용됨.
Abstract:
본 발명은 디지틀 위상차 검출기에 관한 것으로, 주피수 편차를 이용한 디지틀 위상차 검출기를 제공하기 위하여, 시스템 클럭의 동기용 기준 클럭에 대한 주파수 편차 정보를 최대 허용 주파수 편차 범위내에서만 검출하고, 검출된 주파수 편차 정보가 유효한지 여부를 판별하여 최대 허용 주파수 편차내의 주파수 편차 정보와 해당 주파수 편차 정보의 유무효 신호만을 위상차 정보로 프로세서로 공급하도록 구성하여 디지틀 논리 소자만으로 회로의 구현이 가능하기 때문에 반도체 집적화가 가능하고, 계수기 하나로 주파수 편차와 주파수 편차의 방향을 동시에 검출할 수 있게 함으로써 회로의 구성이 간단히 간단하며, 위상차 정보량을 최소화시킴으로써 프로세서에 위상차 정보로 인한 과부하가 걸리는 것을 방지하는 효과가 있다.