用于减轻多载波调制系统中的干扰的方法和装置

    公开(公告)号:CN101658006A

    公开(公告)日:2010-02-24

    申请号:CN200880010551.9

    申请日:2008-03-20

    CPC classification number: H04L27/2647 H04L1/0055 H04L25/0232 H04L25/067

    Abstract: 提供了一种用于减轻多载波调制系统中的相邻信道干扰的影响的方法和装置。该方法包括在处于不同频率的多个子载波上接收编码信号(402)。该信号包括使用调制技术调制到子载波上的多个导频码元和数据码元。而且,该方法包括:基于子载波的频率将该子载波编组(404)成多个子载波集合,其中每个集合包括一个或多个子载波;对于每个子载波集合,估计(406)与在该集合中所包括的子载波上接收的至少一部分导频码元相关联的噪声值;以及使用该估计的噪声值来生成(408)包括多个解码数据比特的解码信号。

    TURBO解码器的缓冲器结构
    33.
    发明公开

    公开(公告)号:CN101394189A

    公开(公告)日:2009-03-25

    申请号:CN200810214693.9

    申请日:2002-05-09

    Inventor: 许大山 I·姚

    Abstract: 存储Turbo解码器的中间结果的缓冲器结构。为增加访问吞吐量,缓冲器结构设计成支持对每个访问周期对两个或多个比特的APP数据的同时访问。为避免访问争用,存储体被分配到用于码交织的二维数组的行和列使得相继比特的APP数据从不同存储体被访问。为支持“线性”寻址,存储体能被按排分为两个集合,它们被分配给数组的偶数和奇数列。为支持“经交织”寻址,存储体可能被分配到数组的行组使得在经交织的数组内的相邻行被分配到不同的组。

    带有似然加权的迭代解码
    37.
    发明公开

    公开(公告)号:CN1711712A

    公开(公告)日:2005-12-21

    申请号:CN200380102912.X

    申请日:2003-11-07

    Abstract: 本发明公开一种差错纠正解码器设备(100)与方法。解码器设备(100)包括似然估计器(101),其为数据序列的多比特符号生成比特值似然估计(例如对数似然比)序列。解码器设备(100)进一步包括解码器组件(103),例如最大后验概率(MAP)或适宜的软输出Viterbi解码器。解码器组件(103)生成解码数据序列,以响应比特值似然估计。解码器设备(100)还包括加权处理器(105),其从解码数据序列生成加权补偿数据序列。加权补偿数据用于修改比特值似然估计序列。其后,使用改善的比特值似然估计重复解码,从而获得改善的解码性能。本发明可施行于双解码器组件解码设备(200),并且特别地,可施行于turbo解码器。

    对经卷积编码的码字解码的软判定输出解码器

    公开(公告)号:CN1178397C

    公开(公告)日:2004-12-01

    申请号:CN97199487.0

    申请日:1997-11-06

    Abstract: 一种软判定输出解码器(20)和解码方法,解码器(20)对编码器(12)输出并通过信道(17)传输的序列信号进行解码。软判定输出解码器(20)包括第一“一般化”的Viterbi解码器(24),它在通过代表具有块长度T的编码器输出的网格的正向迭代期间对通过信道接收到的序列信号进行解码。第1“一般化”的Viterbi解码器在起始状态t0开始并通过长度2L的窗口在每一时间间隔对每一状态提供多个正向迭代量度α,其中L为几个约束长度的数量级且2L小于块长度T。第2“一般化”Viterbi解码器在通过网格的反向迭代期间对通过信道(17)接收到的序列信号进行解码。第2解码器(26)在第2时间T2L开始,在每一时间间隔对每一状态提供多个反向迭代状态量度β。然后处理器使用每一状态的正向状态量度、反向状态量度和分支量度对该状态执行双极点计算,提供由编码器(12)发送特定序列数据的相似性测量。在移过网格的窗口内的每个节点处通过执行带双极点计算的正向和反向Viterbi解码,本发明解码器(20)提供与LOG-MAP解码器有关的良好性能而避免其过大的存储器要求。

Patent Agency Ranking