-
公开(公告)号:CN101658006A
公开(公告)日:2010-02-24
申请号:CN200880010551.9
申请日:2008-03-20
Applicant: 摩托罗拉公司
Inventor: 凯文·G·多贝施泰因
CPC classification number: H04L27/2647 , H04L1/0055 , H04L25/0232 , H04L25/067
Abstract: 提供了一种用于减轻多载波调制系统中的相邻信道干扰的影响的方法和装置。该方法包括在处于不同频率的多个子载波上接收编码信号(402)。该信号包括使用调制技术调制到子载波上的多个导频码元和数据码元。而且,该方法包括:基于子载波的频率将该子载波编组(404)成多个子载波集合,其中每个集合包括一个或多个子载波;对于每个子载波集合,估计(406)与在该集合中所包括的子载波上接收的至少一部分导频码元相关联的噪声值;以及使用该估计的噪声值来生成(408)包括多个解码数据比特的解码信号。
-
公开(公告)号:CN100563227C
公开(公告)日:2009-11-25
申请号:CN03812573.0
申请日:2003-04-09
Applicant: 汤姆森特许公司
CPC classification number: H04N21/4382 , H03M13/256 , H03M13/3746 , H03M13/6331 , H04L1/0055 , H04L1/006 , H04L1/208 , H04L25/03057 , H04L2025/03382 , H04L2025/0349 , H04L2025/037 , H04L2025/03732 , H04N5/211 , H04N5/4401
Abstract: 一种连接的均衡器/格子解码系统,用于处理高清晰度电视信号。将再编码的格子解码器输出(6),而不是均衡器的输出(19)作为到判决反馈均衡器(4)的反馈滤波器(8)的输入。可以应用硬或软判决格子解码。为了解决与格子解码有关的等待时间以及十二个交织解码器的存在,通过在模块(1)中复制格子解码器和均衡器硬件来执行从格子解码器到均衡器的反馈,所述格子解码器和均衡器硬件可以根据需要级联任意多级以便实现复杂性及性能之间的所希望的平衡。本系统提供0.6-1.9分贝之间的改善。级联两个模块(1)通常足以实现大部分的潜在性能改善。
-
公开(公告)号:CN101394189A
公开(公告)日:2009-03-25
申请号:CN200810214693.9
申请日:2002-05-09
Applicant: 高通股份有限公司
CPC classification number: H04L1/005 , H03M13/2714 , H03M13/2771 , H03M13/2957 , H03M13/6566 , H04L1/0055 , H04L1/0068 , H04L1/0071
Abstract: 存储Turbo解码器的中间结果的缓冲器结构。为增加访问吞吐量,缓冲器结构设计成支持对每个访问周期对两个或多个比特的APP数据的同时访问。为避免访问争用,存储体被分配到用于码交织的二维数组的行和列使得相继比特的APP数据从不同存储体被访问。为支持“线性”寻址,存储体能被按排分为两个集合,它们被分配给数组的偶数和奇数列。为支持“经交织”寻址,存储体可能被分配到数组的行组使得在经交织的数组内的相邻行被分配到不同的组。
-
公开(公告)号:CN101079642A
公开(公告)日:2007-11-28
申请号:CN200710109648.2
申请日:2003-08-20
Applicant: 恩益禧电子股份有限公司
Inventor: 织尾正雄
CPC classification number: H04L1/005 , G11B20/18 , H03M13/2957 , H03M13/3723 , H03M13/3905 , H03M13/3972 , H03M13/658 , H04L1/0054 , H04L1/0055 , H04L1/006 , H04L1/0066
Abstract: 一种译码方法被提供,该方法能够用简单的结构和较短的时间实现误差校正码的译码。在用于执行由正向处理、逆向处理和外来信息值处理组成的迭代译码的误差校正码的译码方法中,在逆向处理中,在执行上次迭代译码时获得的窗口边界中的第二路径量度值被作为在执行本次迭代译码时要获得的窗口边界中的第二路径量度值的初始值。
-
公开(公告)号:CN1992534A
公开(公告)日:2007-07-04
申请号:CN200610162894.X
申请日:2003-08-20
Applicant: 恩益禧电子股份有限公司
Inventor: 织尾正雄
CPC classification number: H04L1/005 , G11B20/18 , H03M13/2957 , H03M13/3723 , H03M13/3905 , H03M13/3972 , H03M13/658 , H04L1/0054 , H04L1/0055 , H04L1/006 , H04L1/0066
Abstract: 一种译码方法被提供,该方法能够用简单的结构和较短的时间实现误差校正码的译码。在用于执行由正向处理、逆向处理和外来信息值处理组成的迭代译码的误差校正码的译码方法中,在逆向处理中,在执行上次迭代译码时获得的窗口边界中的第二路径量度值被作为在执行本次迭代译码时要获得的窗口边界中的第二路径量度值的初始值。
-
公开(公告)号:CN1879429A
公开(公告)日:2006-12-13
申请号:CN200380110824.4
申请日:2003-12-19
Applicant: 艾利森电话股份有限公司
CPC classification number: H03M13/3905 , H03M13/45 , H04B7/155 , H04B7/2606 , H04L1/0041 , H04L1/0045 , H04L1/0055 , H04L1/0082 , H04L1/18 , H04L1/1845 , H04L2001/0097 , H04W16/26
Abstract: 本文描述使可靠数字通信能够在基于无线中继的网络(600,800,900,1000和1100)中两个节点之间进行的一种中继站(606,806a,806b,906a,906b,1006和1106)和一种方法(700)。该基于无线中继的网络包括第一节点(602,802,902,1002和1102),该节点将编码/调制的数字通信中的信息经一个或更多中继站发射到第二节点(604,804,904,1004和1104)。此外,每个中继站能够:(1)从第一节点接收(702)编码/调制的数字通信;(2)为所接收的编码/调制的数字通信中多个信息符号或编码符号计算(704)多个可靠性值;以及(3)将嵌有计算所得的可靠性值的编码/调制的数字通信发射(706)到第二节点。
-
公开(公告)号:CN1711712A
公开(公告)日:2005-12-21
申请号:CN200380102912.X
申请日:2003-11-07
Applicant: 摩托罗拉公司
IPC: H04L1/00
CPC classification number: H04L1/005 , H04L1/0054 , H04L1/0055 , H04L1/0066 , H04L1/0071
Abstract: 本发明公开一种差错纠正解码器设备(100)与方法。解码器设备(100)包括似然估计器(101),其为数据序列的多比特符号生成比特值似然估计(例如对数似然比)序列。解码器设备(100)进一步包括解码器组件(103),例如最大后验概率(MAP)或适宜的软输出Viterbi解码器。解码器组件(103)生成解码数据序列,以响应比特值似然估计。解码器设备(100)还包括加权处理器(105),其从解码数据序列生成加权补偿数据序列。加权补偿数据用于修改比特值似然估计序列。其后,使用改善的比特值似然估计重复解码,从而获得改善的解码性能。本发明可施行于双解码器组件解码设备(200),并且特别地,可施行于turbo解码器。
-
公开(公告)号:CN1178397C
公开(公告)日:2004-12-01
申请号:CN97199487.0
申请日:1997-11-06
Applicant: 高通股份有限公司
Inventor: 安德鲁·J·维特比 , 纳加布尚纳·T·辛杜萨亚纳
IPC: H03M13/00
CPC classification number: H03M13/3911 , H03M13/2957 , H03M13/3905 , H03M13/3972 , H03M13/41 , H04L1/005 , H04L1/0054 , H04L1/0055 , H04L1/006
Abstract: 一种软判定输出解码器(20)和解码方法,解码器(20)对编码器(12)输出并通过信道(17)传输的序列信号进行解码。软判定输出解码器(20)包括第一“一般化”的Viterbi解码器(24),它在通过代表具有块长度T的编码器输出的网格的正向迭代期间对通过信道接收到的序列信号进行解码。第1“一般化”的Viterbi解码器在起始状态t0开始并通过长度2L的窗口在每一时间间隔对每一状态提供多个正向迭代量度α,其中L为几个约束长度的数量级且2L小于块长度T。第2“一般化”Viterbi解码器在通过网格的反向迭代期间对通过信道(17)接收到的序列信号进行解码。第2解码器(26)在第2时间T2L开始,在每一时间间隔对每一状态提供多个反向迭代状态量度β。然后处理器使用每一状态的正向状态量度、反向状态量度和分支量度对该状态执行双极点计算,提供由编码器(12)发送特定序列数据的相似性测量。在移过网格的窗口内的每个节点处通过执行带双极点计算的正向和反向Viterbi解码,本发明解码器(20)提供与LOG-MAP解码器有关的良好性能而避免其过大的存储器要求。
-
公开(公告)号:CN1143471C
公开(公告)日:2004-03-24
申请号:CN99814657.9
申请日:1999-12-13
Applicant: 艾利森电话股份有限公司
Inventor: J·莱策尔
CPC classification number: H04L1/0054 , H03M13/3905 , H04L1/0055
Abstract: 通过并行处理前向和后向状态量度减小与MAP译码(和其变种)关联的处理时延。通过略去冗余运算和复用处理单元功能可以进一步减小处理复杂度。
-
公开(公告)号:CN1269084A
公开(公告)日:2000-10-04
申请号:CN99800417.0
申请日:1999-03-31
Applicant: 三星电子株式会社
CPC classification number: H04L1/005 , H03M13/27 , H03M13/2789 , H03M13/2903 , H03M13/2957 , H03M13/35 , H03M13/43 , H03M13/49 , H04L1/0007 , H04L1/0047 , H04L1/0055 , H04L1/0059 , H04L1/0066 , H04L1/0071
Abstract: 一种用于CDMA通信系统的turbo信道编码/解码装置。当输入数据帧极长时,该装置将输入帧分段成多个适当长度的子帧,然后对各子帧进行编码和解码。反之,当输入数据帧极短时,该装置将输入帧组合成一个适当长度的超帧,然后对超帧进行编码和解码。在进行帧编码/解码后,将各帧重组成原始输入帧。
-
-
-
-
-
-
-
-
-