Abstract:
디스크의 결함 관리 방법에 관한 것으로서 더욱 상세하게는 개선된 결함 리스트를 이용하는 결함 관리 방법에 관한 것이다. 발명에 따른 결함 리스트는 결함 블록의 위치 정보가 기록되는 제1영역; 및 상기 제1영역에 잇달아 기록되며, 상기 결함 블록내의 결함 섹터의 위치 정보를 비트맵 형식으로 표현하는 비트맵 정보가 기록되는 제2영역을 포함하는 것을 특징으로 한다. 본 발명에 따른 결함 리스트는 결합 블록의 결함 섹터의 위치를 비트맵 형식으로 표현함으로서 결함 리스트의 용량을 절감하여 디스크의 용량을 효율적으로 사용할 수 있고, 드라이버의 결함 관리를 위한 메모리 용량을 절감할 수 있는 효과를 가진다.
Abstract:
PURPOSE: A data modulation method and a detection method thereof are provided, which are strong to crosstalk and noise and inter-symbol interference(ISI), and compensate for an error generated while reading recorded data. CONSTITUTION: The data modulation method is strong to a channel distortion, and the detection method compensates for a detection error while detecting data made by the above modulation method. The modulation method of data to be recorded in an optical record reading medium uses RLL(d,k,m,s) modulation code where a space(s) between run lengths is above 2, and a minimum run length is 'd', a maximum run length is 'k', a data bit length before modulation is 'm' and a bit number of a code word after modulation is 'n'. The method reduces a redundancy of a physical address of the optical record storing medium, and assures a detection performance strong to the channel distortion.
Abstract:
PURPOSE: A method and a device for generating a land/groove switching signal are provided to automatically decide the switching point of a land and a groove and to accurately control tracking by counting the number of wobbles. CONSTITUTION: A device for generating a land/groove switching signal comprises an envelope extractor(1105) for generating a header block signal, a header window signal generator for generating a header window signal indicating a section of which header information is effective, a header block information extractor(1108) and a physical address regenerator for deciding the effectiveness of a header section signal and regenerating the effective header section signal and physical address, a phase comparator(1112) for generating a first discrimination signal by comparing the phases of a peak header and a bottom header, a continuity tester(1113) for generating a second discrimination signal by testing the continuity of physical addresses, a counter(1114) for generating a third discrimination signal by counting the header window signals, and a land/groove switching signal generating unit for generating a land/groove switching signal.
Abstract:
PURPOSE: Error correcting method, device, and structure are provided to multi-divide after column interleaving inner codes exceeding error correct operation range and to correct error in a Galois field by generating interleaved inner code parity. CONSTITUTION: Error correct codes are arranged in two-dimension to generate a second data unit for correcting error by collecting first data units as a basic unit. Outer code parity is generated for the arranged outer code. Inner codes exceeding a specific error correct operation range are column interleaved for multi divided into inner codes within the error correct operation range. Then, interleaved inner code parity is generated for the interleaved inner code to supply error corrected data. Herein, error correcting capacity is adjusted by varying number of inner code parity. Thus, error correction is performed in a Galois field GF(2¬8) regardless of length of data over 256 bytes.
Abstract:
PURPOSE: A scrambler and a scrambling method are provided to generate a stable servo signal and to prevent a DC at a modulation in a high-density disk system. CONSTITUTION: A scrambler contains a random data generator and a second logic circuit. The second logic circuit offers a scrambled result by exclusive-OR an output of a lower register and input data. The random data generating cycle is divided by a first data frame size. A data amount inside external two tracks is divided by a second frame size. A random data generator generates random data by multiplying the divided results. Registers(r0-r15) generate the random data by shiftily storing n bits and uses n values as an initializing value. A first logic circuit comprises plural logic gates. An exclusive OR result of outputs from the register corresponding to a number of valid branches and from a neighboring logic gate is inputted to the lowest register of the logic gates.
Abstract:
PURPOSE: RLL code generation method is provided to effectively suppress DC component of code word stream by using a code word having the small bit number after maximally using CSV and INV being a characteristic parameter of a code word. CONSTITUTION: RLL(sun length limited) code generation method is indicated as a minimum run length(d), a maximum run length(k), a data bit length(m), and a code word bit length(n). A code word is generated according to a run length condition of d,k. Overlapped code word is made according to a LZ number of a generated code word. The code word of each code group makes each code group by selecting one between a main code group and a sub code group. End zero(EZ) number of the generated code word is checked, the next code word group after the generated code word proper to DC control of code word stream is determined. Thereby, DC component of code word stream can be effectively suppressed by using a code word having the small bit number.
Abstract:
PURPOSE: An apparatus for detecting jitter quantity is provided to detect the jitter quantity from a converted digital signal and to utilize the detected jitter quantity, thereby improving the quality of the digital signal being restored. CONSTITUTION: An apparatus for detecting jitter quantity comprises: an A/D converter(10a)for converting an analog signal into a digital signal based on a clock; a polarity inversion detection part(12) for detecting time when the polarity of the digital signal outputted from the A/D converter is inverted; and a jitter quantity detecting part(14) including a jitter quantity detection unit(15), an average value calculation unit(16) and an output unit(17) for comparing the levels of two digital signals located before and after the polarity inversion time thus detected, among the digital signals outputted from the A/D converter.
Abstract:
헤더 정보를 미리 가공시켜 둠으로서 기록 용량을 효율적으로 사용할 수 있게 하는 개선된 디스크 기록 매체에 관한 것이다. 여기서, 헤더 정보는 디스크상의 반사율이 다른 부분, 피트 및 미러, 오목 및 평탄한 패턴에 의해 기록된다. 또한, 헤더 정보에 상응하는 기록 패턴은 정보 기록 마크보다도 길이가 길며, 그것의 기본 길이는 클락 주기에 상응하는 것이 바람직하다. 본 발명에 따른 디스크 기록 매체는 헤더 정보를 가공시켜둔 영역 상에 상용자의 데이터를 겹쳐서 기록할 수 있기 때문에 데이터 기록 밀도가 형상되는 효과를 갖는다. 본 발명에 따른 디스크 기록 매체는 헤더 정보를 기록하는 패턴의 길이를 조절함에 의해 클락 정보를 기록할 수 있기 때문에 종래의 디스크에서와 같이 트랙 측벽에 워블을 형성할 필요가 없다는 이점이 있다.
Abstract:
본 발명은 DVD-RAM 디스크와 같이 존(ZONE)이 있는 디스크를 회전시키기 위한 광디스크 플레이어의 모터제어장치에 관한 것으로서, 수정발진기를 통해 발생된 신호, PLL 회로를 통해 발생된 신호, 모터의 회전속도를 모니터한 신호 및 EFM신호를 입력으로 하여 노말 선속도의 제 2 모터제어신호, 노말 각속도의 제 2 모터제어신호, 노말 존신호의 각속도 제 2 모터제어신호를 발생하는 노말 모터제어신호 발생부; 수정발진기를 통해 발생된 신호, PLL 회로를 통해 발생된 신호, 모터의 회전속도를 모니터한 신호 및 EFM신호를 입력으로 하여 러프 선속도의 제 1 모터제어신호, 러프 각속도의 제 1 모터제어신호 및 러프 존신호의 제 1 모터제어신호를 발생하는 러프 모터제어신호 발생부; 노말제어모드와 러프제어모드중 어느 한 모드의 선택에 따라 노말 모터제어신호 발생부에서 발생된 각 신호를 선택적으로 전달하며, 러프 모터제어신호 발생부에서 발생된 각 신호를 선택적으로 전달하는 스위칭부; 및 디스크로부터 입력되는 데이터스트림으로부터 동기신호를 검출하여 검출된 결과에 따라 스위칭부를 통하여 전달되는 제 1 모터제어신호 또는 제 2 모터제어신호를 출력하는 모터제어신호 출력부를 구비한 것을 특징으로 한다.
Abstract:
가. 청구범위에 기재된 발명이 속한 기술분야:광 디스크 재생장치의 시스템 디코더에 관한 것으로, 특히 외부로의 데이타 고속 전송을 위한 시스템 디코더 및 트랙버퍼링 제어방법에 관한 것이다. 나. 발명이 해결하려고 하는 기술적 과제:광 디스크 재생장치에 있어서 고속 데이타 전송을 위한 시스템 디코더 및 그에 따른 트랙버퍼링 제어방법을 제공함에 있다. 다. 그 발명의 해결방법의 요지:트랙버퍼용 메모리와, 상기 트랙버퍼용 메모리를 페이지모드로 액세스 제어하기 위한 피포메모리를 갖는 시스템 디코더를 구비하는 광 디스크 재생장치의 트랙버퍼링 제어방법에 있어서, 상기 트랙버퍼용 메모리를 액세스 요구하는 신호가 수신되는 경우 이에 응답하여 액세스 승인신호를 출력하고, 상기 액세스 요구신호가 중복되어 입력되는 경우 정해진 우선순위에 따라 승인신호를 순차적으로 출력함을 특징으로 한다. 라. 발명의 중요한 용도:디지탈 비디오 디스크 플레이어의 시스템 디코더에 사용할 수 있다.