-
公开(公告)号:KR100236945B1
公开(公告)日:2000-01-15
申请号:KR1019970061030
申请日:1997-11-19
IPC: H04L12/28
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 광대역 종합 정보 통신망을 이용한 비연결형 데이터 서비스망에서의 주소 해결 방법에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 인터넷 프로토콜을 지원하는 광대역 종합 정보 통신망을 이용한 비연결형 데이터 서비스망에서 비연결형 데이터 단말간의 인터넷 프로토콜의 원할한 전송을 하도록 한 주소 해결 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 단말은 서버와 비동기 전송 모드 교환기를 통하여 가상 회선을 설정하여 단말이 서버로 등록을 요청하고, 단말에서 발생된 이벤트에 따라 주소 해결 절차를 수행하며, 서버로부터 데이터를 수신할 경우 패킷 종류를 구분하여 주소 해결 절차를 수행하고, 서버는 접속할 단말과 비동기 전송 모드 교환기를 통하여 가상 회선 설정하며 단말로부터 데이터를 수신하여 패킷 종류를 구분하여 주소 해결 절차를 수행한다.
4. 발명의 중요한 용도
본 발명은 비연결형 데이터 서비스망에 이용됨.-
公开(公告)号:KR1019990050407A
公开(公告)日:1999-07-05
申请号:KR1019970069526
申请日:1997-12-17
IPC: H04L12/28
Abstract: 본 발명은 통신처리 시스템/복합 망 정합장치 및 그를 이용한 데이터 전송방법에 관한 것으로서, 2개의 송수신 FIFO를 각각 구비한 통신처리 시스템 정합 수단, LAN 정합 수단 및 ATM 정합 수단과, 상기 각 정합 수단을 통해 수신된 데이터의 목적지별 테이블을 만들어 저장하는 캠과, 상기 각 정합 수단의 송신용 데이터를 저장하는 3개의 제 1데이터 메모리와, 상기 각 정합 수단의 수신용 데이터를 저장하는 3개의 제 2데이터 메모리를 구비하고, 통신처리 시스템, LAN, ATM 망으로부터 유입되는 데이터가 있는지를 확인하는 단계와, 상기 유입되는 데이터를 상기 제 2데이터 메모리에 저장하고 그 저장 상태를 출력하는 단계와, 상기 캠을 이용하여 상기 수신된 데이터의 목적지를 고속으로 분석하는 단계와, 상기 분석된 목적지에 따라 수신된 데이터를 통신처� � 시스템 데이터 포맷 또는 이더넷 LAN 데이터 포맷 또는 ATM 데이터 포맷으로 변환하여 상기 제 1데이터 메모리로 격납하고 저장상태를 출력하는 단계와, 상기 데이터를 읽어 목적지별 정합 수단의 FIFO를 통해 고속으로 전송한 후 전송 상태를 출력하는 단계로 구성되어 범용으로 사용되는 전화망(PSTN), 데이터망(PSDN) 가입자들이 통신처리시스템을 통하여 ATM 망, LAN에 연결된 정보를 주고 받을 수 있다는 장점이 있다.
-
公开(公告)号:KR1019990050360A
公开(公告)日:1999-07-05
申请号:KR1019970069479
申请日:1997-12-17
IPC: H04L12/28
Abstract: 본 발명은 대용량 통신처리장치의 ATM 망 정합 서브시스템 장치에 관한 것으로서, ATM 망 정합 서브시스템 장치는 정보 이용자들의 양적인 팽창과 이들의 정보 수용 능력에 쉽게 대처하고, PC 통신 서비스와 인터네트 서비스를 동시에 제공하는 저 비용의 대용량 서비스 장치로서 전화망이나 ISDN을 이용하여 PC 통신 서비스나 인터네트 서비스를 제공받기 원하는 정보 이용자들은 ATM 망정합 서브시스템 장치를 통하여 문자 방식 서비스와 인터네트 서비스를 제공받을 수 있으며, 현재 활성화되고 있는 PC 통신 서비스, 인터네트 서비스 등을 광대역 ATM 망을 통하여 실현함으로써, ATM 망은 대용량의 광대역 서비스를 제공할 수 있기 때문에 저속의 정보 이용자들이 접속하는 통신처리장치에서 보다 고속화된 서비스를 제공할 수 있으며, 정보 이용자들에게 대용 량의 고속화된 정보 서비스가 가능해지므로 정보 통신 서비스가 활성화될 것이고, 대량의 정보 유통이 가능해지기 때문에 정보의 다양화를 유도할 수 있으며, 또한 ATM 망에서의 정보 이용이 활성화되면 광대역 ATM 망을 중심으로 한 서비스를 발전시킬 수 있는 효과가 있다.
-
公开(公告)号:KR1019990042555A
公开(公告)日:1999-06-15
申请号:KR1019970063397
申请日:1997-11-27
Inventor: 유재호
IPC: H04L12/28
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 비동기전달모드 항등율 데이터 처리 장치 및 그 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 비동기전달모드 적응 계층 1 프로세서를 사용하는 사용자들을 수용하는 비동기전달모드 장치에서 사용자들의 변화에 대처할 수 있고, 사용자 데이터의 여러 유형에 적응할 수 있는 유연하고 확장 가능한 플러그인-플레이 방식을 이용한 비동기전달모드 항등율 데이터 처리 장치 및 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 각기 사용자로부터 데이터 스트림을 전송 받아 비동기전달모드 셀로 변환하여 전송하고, 비동기전달모드 셀을 전송 받아 데이터 스트림으로 변환하여 사용자에게 전송하며, 상호 토큰 체인으로 연결되어 있는 다수의 비동기전달모드 적응 계층 1 프로세싱 수단과, 셀 버스 수단, 및 주 프로세싱 수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 비동기전달모드 시스템에 이용됨.-
公开(公告)号:KR100154617B1
公开(公告)日:1998-11-16
申请号:KR1019950053950
申请日:1995-12-22
IPC: G06F13/38
Abstract: 본 발명은 단일 메모리를 사용하여 고속의 통신을 효율적으로 지원하는 고속 통신장치 및 그 제어방법에 관한 것으로, 단일 메모리를 사용하는 고속 통신장치는, 전반적인 통신기능을 제어하는 데이타 생성기능을 수행하는 프로세서(21); 상기 프로세서(21)의 제어에 따라 통신 데이타를 복사하는 데이타 처리부(22); 상기 프로세서(21)와 데이타 처리부(22)에 따라 통신기능을 수행하는 프로토콜 처리부(23); 상기 데이타 처리부(22)에 의해 복사된 데이타와 함께 상기 프로토콜 처리부(23)에서 제공하는 프로토콜 정보도 저장하는 통신 메모리(24); 상기 프로토콜 처리부(23)의 통신기능에 따라 상기 통신 메모리(24)에 저장된 데이타의 전송을 수행하며 고속의 통신선로를 제어하는 선로 접속부(25);를 구비하는 것을 특징으로 하고, 고속 통신장치의 제어방법은, 데이타 처리부(22)가 할당된 통신 메모리(24)에 데이타를 저장하고 프로토콜 처리부(23)가 상기 데이타가 저장된 위치에 프로토콜 데이타를 만드는 제1단계; 상기 프로토콜 데이타를 선로 접속부(25)가 전송하면 상기 프로세서(21)가 상기 설정된 통신 메모리의 할당 영역을 해제하도록 하는 제2단계를 포함하는 데이타 송신 과정은, 선로 접속부(25)가 할당된 통신 메모리(24)의 위치에 수신되는 프로토콜 데이타를 저장하는 제3단계; 상기 프로토콜 데이타의 위치로 부터 프로세서(21)가 데이타를 얻고 데이타 처리부(22)에게 통신 메모리(24)의 할당영역을 해제시키는 제4단계를 포함하는 데이타 수신 과정을 특징으로 하여 보다 많은 데이타의 효과적인 고속 전송이 가능하게 하므로써 고속 통신 인터페이스의 기능을 최대한 보장할 수 있도록 한다.
-
公开(公告)号:KR100151914B1
公开(公告)日:1998-11-02
申请号:KR1019950053179
申请日:1995-12-21
IPC: H04L12/00
Abstract: 본 발명은 고속통신 인터페이스 기능을 가지는 통신 장치에서 프로토콜 변환시 공통 데이타 구조를 사용하여 데이타 처리시간을 줄이도록 한 공통 데이타 구조를 이용한 프로토콜 변환방법에 관한 것으로, 프로세서 A(21)가 전송해야 할 데이타가 있으면 데이타 처리부(22)에서 공통 데이타 구조를 이용하여 할당된 메모리(27)에 데이타를 저장하게 하는 제1단계; 프로토콜 처리부(23)가 상기 메모리(27)에 저장된 전송 데이타의 위치를 파악하여 프로토콜 A 데이타를 생성하는 제2단계; 프로토콜 변환이 필요한 경우, 프로토콜 처리부(26)에서 메모리(27) 시작위치를 수신한 프로세서 B(24)가 전송 데이타의 위치를 파악하여 프로토콜 B 데이타를 생성하게 하는 제3단계를 포함하는 것을 특징으로 하여 데이타 처리 과정을 줄여 보다 많은 데이타의 효과적인 고속 전송을 가능하게 하고, 기존의 일반적인 통신장치에서의 프로토콜 변환에서 일어나는 속도 저하를 해결하여 고속통신에 적절히 대처할 수 있다.
-
47.
公开(公告)号:KR1019960027715A
公开(公告)日:1996-07-22
申请号:KR1019940036955
申请日:1994-12-23
IPC: H04L12/40
Abstract: 본 발명은 고속전송을 위한 제어 과정을 효율적으로 수행하여, 버스방식의 B-TA 장치에서 프로세서로 부터 통신보드로의데이터 전달시에 발생되는 프로세서로 인한 성능의 하락을 방지하므로서 고속 전송 능력을 향상시켜 성능을 최대로 이용할 수 있는 비-티에이(B-TA) 장치 및 방법을 제공하는데 그 목적이 있으며, 공통버스(31 내지 34)를 통하여 고속의 통신을 원하는 처리능력이 낮은 프로세서들(31)과 CPU 없는 고속 통신 보드가 상호 연결되고 제어 프로세서의 제어를 받아고속 통신망을 통하여 데이터를 고속으로 효율적으로 전송할 수 있도록 구성하여, 상기 목적을 달성하였다.
-
-
-
-
-
-