차세대 네트워크의 멀티프로토콜 시험 시스템
    41.
    发明授权
    차세대 네트워크의 멀티프로토콜 시험 시스템 失效
    下一代网络多协议测试系统

    公开(公告)号:KR100670801B1

    公开(公告)日:2007-01-17

    申请号:KR1020040108983

    申请日:2004-12-20

    Abstract: 본 발명은 IP(Internet Protocol) 패킷 네트워크에서 데이터와 음성 및 다른 멀티미디어 트래픽을 통합하는 통합 IP 네트워크(converged IP network)로서 정의되는 차세대 네트워크에서의 멀티프로토콜 시험 시스템으로, 차세대 네트워크에서 사용되는 다양한 프로토콜(멀티프로토콜)의 성능 및 적합성 시험을 위해 필요한 다양한 시험항목이나 시험 조건 등을 유연하게 효과적으로 구성할 수 있는 차세대 네트워크의 멀티프로토콜 시험 시스템에 관한 것이다.
    이를 위한 본 발명은, 사용자와 상기 멀티프로토콜 시험 시스템 간의 인터페이스를 수행하기 위한 사용자 인터페이스 수단; 상기 인터페이스 수단을 통해 설정된 조건에 따라 다양한 프로토콜의 시험에 필요한 시나리오의 생성, 삭제, 저장 및 실행을 수행하기 위한 프로토콜 처리수단; 상기 멀티프로토콜 시험 시스템의 하드웨어의 상태 및 구성 관리를 수행하기 위한 시스템 매니저 수단; 및 상기 사용자 인터페이스 수단과 상기 프로토콜 처리수단 사이에 개재되어 이들 사이의 통신 및 제어를 수행하기 위한 멀티프로토콜 시험 제어수단;을 포함하는 것을 특징으로 한다.

    미디어 게이트웨이 성능 시험을 위한 호 패턴 생성 장치,미디어 게이트웨이 성능 시험 장치 및 그 방법
    42.
    发明授权
    미디어 게이트웨이 성능 시험을 위한 호 패턴 생성 장치,미디어 게이트웨이 성능 시험 장치 및 그 방법 失效
    用于媒体网关性能测试的呼叫模式生成装置,媒体网关的性能测试装置和方法

    公开(公告)号:KR100617305B1

    公开(公告)日:2006-08-30

    申请号:KR1020040108997

    申请日:2004-12-20

    Abstract: 미디어 게이트웨이 성능 시험을 위한 호 패턴 생성 장치, 미디어 게이트웨이 성능 시험 장치 및 그 방법이 개시된다. 샘플 호 패턴을 조합하여 미디어 게이트웨이 성능 시험을 위한 호 패턴을 생성하고, 생성한 호 패턴에 따라 호 생성 및 해제 절차를 구성한 후, 구성한 절차에 따라 해당하는 MEGACO 프로토콜 메시지를 생성한다. 그리고, 가상의 미디어 게이트웨이 및 가상의 미디어 게이트웨이 컨트롤러를 포함하는 가상 망에서 MEGACO 프로토콜 메시지에 따라 시험 대상 미디어 게이트웨이에 호 설정 및 호 해제를 요구한다. 이로써, 실제 환경에 유사한 호 패턴을 이용하여 미디어 게이트웨이의 성능을 정확하게 측정할 수 있다.
    호 패턴, MEGACO 프로토콜, 미디어 게이트웨이, 성능 시험

    네트워크 장비의 성능시험 시스템
    43.
    发明公开
    네트워크 장비의 성능시험 시스템 失效
    测试网络布置性能的系统

    公开(公告)号:KR1020060067656A

    公开(公告)日:2006-06-20

    申请号:KR1020040106490

    申请日:2004-12-15

    CPC classification number: H04L43/0876 H04L43/50 H04L49/351

    Abstract: 본 발명은 시험대상과 일대일의 단일 네트워크 세션을 연결하면서 단일 프로세서에서 처리할 수 있는 용량보다 큰 시험대상을 시험할 수 있는 네트워크 장비의 호 처리 성능 또는 프로토콜 처리 성능을 시험하기 위한 성능시험 시스템에 관한 것이다.
    이를 위한 본 발명은, 시험대상인 SUT(System Under Test)와; 상기 SUT를 시험하기 위해 분산 배치되는 적어도 1개 이상의 단일 시험엔진들; 상기 SUT와 단일 세션 연결되며, 상기 분산 배치된 단일 시험엔진들로부터 메시지를 수집하고 상기 SUT로부터 수신된 메시지를 분산 처리하는 분산처리 시험엔진; 및 상기 단일 시험엔진들과 상기 분산처리 시험엔진을 제어하기 위한 분산처리 제어로직부를 구비한 시험엔진 제어장치를 포함하는 것을 특징으로 한다.

    차세대네트워크 시험 장치의 시험 시나리오 편집 장치 및방법
    44.
    发明授权
    차세대네트워크 시험 장치의 시험 시나리오 편집 장치 및방법 失效
    在NGN测试仪中编辑测试场景的设备和方法

    公开(公告)号:KR100542411B1

    公开(公告)日:2006-01-11

    申请号:KR1020030091813

    申请日:2003-12-16

    Abstract: 본 발명은 차세대네트워크(Next Generation Network) 시험 장치의 시험 시나리오를 사용자의 필요에 따라 생성하고 삭제하며 편집하는 장치 및 방법에 관한 것이다.
    본 발명에 따른 차세대네트워크 시험 장치의 시험 시나리오 편집 장치는, 운용자로부터 시험 제어 명령을 수신하고, 시험 결과를 출력하는 사용자 정합 장치와; 상기 사용자 정합 장치와 연동 기능을 수행하는 사용자 정합부와; 차세대네트워크 장치에 대한 상기 시험 시나리오의 편집 기능을 수행하는 시나리오 편집부; 및 상기 시험 시나리오를 저장하는 기능을 수행하는 시험 시나리오 저장부를 포함하는 것을 특징으로 한다.
    차세대네트워크, 시나리오, 시험 장치, NGN, TESTER

    MEGACO 프로토콜 시험 장치 및 방법
    45.
    发明公开
    MEGACO 프로토콜 시험 장치 및 방법 失效
    用于测试MEGACO协议的装置和方法

    公开(公告)号:KR1020050054002A

    公开(公告)日:2005-06-10

    申请号:KR1020030087270

    申请日:2003-12-03

    CPC classification number: H04L12/66

    Abstract: MEGACO 프로토콜에서 호 처리 성능 및 적합성을 시험하기 위한 시험 장치 및 방법이 개시된다. 미디어 게이트웨이 컨트롤러(MGC) 또는 미디어 게이트웨이(MG)의 호 처리 성능을 시험하기 위한 소정의 시나리오를 생성하며 생성한 시나리오에 따라서 시험장비가 제공하는 MGC 시험기능, 엑세스 게이트웨이 역할을 하는 MG 시험 기능, 엑세스 게이트웨이의 아날로그 라인 가상 에뮬레이션 기능, MGC/MG 에뮬레이션 기능을 이용하여 MEGACO 프로토콜 장비의 호 처리 및 적합성 기능을 수행한다. 이로써, 미디어게이트웨이 또는 미디어 게이트웨이 컨트롤러에서의 호 처리 성능 및 적합성시험을 실제 장비의 복잡한 시험환경 구성없이 시험 대상 장비를 시험할 수 있다.

    비동기 전송방식 교환기의 일시적인 이중화 채널 통신장애를 극복하기 위한 이중화 프로세서 상태 감시방법
    46.
    发明授权
    비동기 전송방식 교환기의 일시적인 이중화 채널 통신장애를 극복하기 위한 이중화 프로세서 상태 감시방법 失效
    비동기전송방식교환기의일시적인이중화채널통신장애를하기위한이중화프로서상태시시방

    公开(公告)号:KR100450399B1

    公开(公告)日:2004-09-30

    申请号:KR1020010084602

    申请日:2001-12-26

    Inventor: 제동국

    Abstract: PURPOSE: A method for monitoring a state of a duplex processor to recover a temporary duplex channel communication fault of an ATM(Asynchronous Transfer Mode) exchange is provided to divide a case where a hardware fault is generated in a standby processor and a case whether a hardware fault is not generated, so as to effectively monitor an actual state of the standby processor. CONSTITUTION: A processor state monitor(31) delivers a state request to an active processor(32). The active processor(32) delivers the state request to a standby processor(33) to obtain a state of the standby processor(33). If a state response is not received from the standby processor(33) in a predetermined time, the active processor(32) sets up a state of the standby processor(33) as 'unknown' and transmits a state of the active processor(32) itself and the 'unknown' state of the standby processor(33) to the processor state monitor(31). If a frequency of 'unknown' states is over a predetermined frequency, or n, the processor state monitor(31) sets up a state as 'abnormal'. And if the frequency of 'unknown' states is not over the predetermined frequency, or n, the processor state monitor(31) maintains a prior state.

    Abstract translation: 目的:提供一种用于监视双工处理器的状态以恢复ATM(异步传送模式)交换机的临时双工信道通信故障的方法,以将在待机处理器中产生硬件故障的情况和 不会产生硬件故障,以有效监控待机处理器的实际状态。 构成:处理器状态监视器(31)向有效处理器(32)传送状态请求。 主动处理器(32)将状态请求传递到备用处理器(33)以获得备用处理器(33)的状态。 如果在预定时间内没有从待机处理器(33)接收到状态响应,则激活处理器(32)将待机处理器(33)的状态设置为“未知”并且将激活处理器(32 )本身以及待机处理器(33)的“未知”状态发送给处理器状态监视器(31)。 如果'未知'状态的频率超过预定频率或n,则处理器状态监视器(31)将状态设置为“异常”。 如果'未知'状态的频率未超过预定频率或n,则处理器状态监视器(31)保持先前状态。

    비동기 전송방식 교환기에서 프로세서간 통신 경로 정보를동적으로 설정하는 방법
    47.
    发明公开
    비동기 전송방식 교환기에서 프로세서간 통신 경로 정보를동적으로 설정하는 방법 失效
    在异步传输模式交换中动态设置交互处理器通信路径信息的方法

    公开(公告)号:KR1020030052599A

    公开(公告)日:2003-06-27

    申请号:KR1020010082616

    申请日:2001-12-21

    Inventor: 제동국

    Abstract: PURPOSE: A method for dynamically setting IPC(Inter-Processor Communication) path information in an ATM exchange is provided to dynamically set the IPC path information, thereby setting necessary information when activating individual processors and device controllers and changing the IPC path information if forms of the processors or the device controllers are changed. CONSTITUTION: If an operation maintenance processor receives form information from an operation workstation(31), an ATM exchange extracts communication path information(32), and transmits the extracted communication path information to all processors mounted on a system(33). If a response to the path information transmission is received from a processor and device controller(34), the operation maintenance processor changes a path state(35), and reports changed path state information to the operation workstation(36). The operation maintenance processor unlimitedly repeats the path information transmission by a timer, and always stands by a path setup response and the form information.

    Abstract translation: 目的:提供一种在ATM交换机中动态设置IPC(处理器间通信)路径信息的方法,以动态设置IPC路径信息,从而在激活各个处理器和设备控制器时设置必要的信息,如果形式为 处理器或设备控制器已更改。 规定:如果操作维护处理器从操作工作站(31)接收到表单信息,则ATM交换机提取通信路径信息(32),并将提取的通信路径信息发送到安装在系统(33)上的所有处理器。 如果从处理器和设备控制器(34)接收到对路径信息传输的响应,则操作维护处理器改变路径状态(35),并将改变的路径状态信息报告给操作工作站(36)。 操作维护处理器无限次地重复定时器的路径信息传输,并始终代表路径设置响应和表单信息。

    ATM 교환시스템의 패키지 덤프 및 백업 방법

    公开(公告)号:KR100194610B1

    公开(公告)日:1999-06-15

    申请号:KR1019960056553

    申请日:1996-11-22

    Abstract: 본 발명은 ATM 교환시스템의 패키지 덤프 및 백업방법에 관한 것으로서, 종래 시스템 패키지에 대한 덤프 및 백업기능은 시스템내 하드 디스크상의 파일정보가 손상이 되면 신속하게 복구되어야 하지만 저장매체의 특성상 파일단위의 검색이 느리므로 실시간적으로 처리가 어려우며, 필요시 그때마다 저장매체를 별도로 구동해야만 가능한 비효율적인 방법이었으므로 본 발명에서는 시스템 내부적인 저장매체인 하드 디스크와 운용 워크스테이션으로 구성되는 외부 저장장치를 이용하여 다중화된 형태로 프로그램 및 데이타가 유지관리 될 수 있도록 하고, 시스템 내부의 정보가 손상될 경우에 자동적인 절차 및 운용자 요구에 의하여 신속한 복구가 이루어질 수 있도록 하여 상기 정보를 이용할 각종 자료들의 분석 및 통계처리를 위한 기능을 워크스� �이션에서 수행할 수 있는 융통성 있는 방볍을 제공한다.

    비동기전달모드 교환 시스템에서 호 해제 메시지내의 자동체증레벨 정보를 이용한 저확률 연결호 등록방법
    49.
    发明公开
    비동기전달모드 교환 시스템에서 호 해제 메시지내의 자동체증레벨 정보를 이용한 저확률 연결호 등록방법 失效
    一种用于在异步传送模式交换系统中在呼叫释放消息中使用自动电平信息登记低概率连接呼叫的方法

    公开(公告)号:KR1019980019959A

    公开(公告)日:1998-06-25

    申请号:KR1019960038261

    申请日:1996-09-04

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    저확률 연결호 등록방법.
    2. 발명이 해결하려고 하는 기술적 과제
    망의 트래픽 상태를 나타내는 자동체증정보(ACL)를 이용하여 저확률 연결호(RPCC)를 등록하는 방법을 제공하고자 함.
    3. 발명의 해결방법의 요지
    임계치를 설정한 후, 호 해제 메시지를 수신하면 해제 메시지내에 포함된 자동체증레벨(ACL: Automatic Congestion Level) 정보가 설정된 경우에는 카운터 값을 증가시켜 미리 지정한 임의의 임계치보다 큰 경우에 해당 코드를 저확률 연결호로 등록하도록 함.
    4. 발명의 중요한 용도
    호 제어방법에 이용됨.

    다중 메모리 버퍼를 이용한 적재 방법
    50.
    发明公开
    다중 메모리 버퍼를 이용한 적재 방법 失效
    使用多个内存缓冲区加载方法

    公开(公告)号:KR1019970056627A

    公开(公告)日:1997-07-31

    申请号:KR1019950047927

    申请日:1995-12-08

    Abstract: 본 발명은 전전자 교환기에서 다중 메모리 버퍼를 이용한 적재 방법에 관한 것으로, 프로세서 적재 절차중 가장 오랜 시간이 소비되는 하드디스크에서 메모리로 읽어 들이는 절차의 시간을 줄이고 적재 절차의 다중 실행 정도를 높이기 위하여 다중 메모리 버퍼와 적재 절차를 3개의 프로세스로 나누어 수행하는 적재 방법을 제공하기 위하여, 운용 보전 프로세서가 시동될때 관리자 프로세스(202), 소비자 프로세스(204), 공급자 프로세스(203)가 시작되는 제1단계(301,308,314); 상기 관리자 프로세스(202)가 시동되면, 요구 큐(206)로 부터 적재 요구를 수신하여 메모리 버퍼(208)에 소프트웨어 블럭이 존재하면 준비 큐(207)에 소프트웨어 블럭의 정보를 넣고, 상기 메모리 버퍼(208)에 소프트웨어 블럭이 존재하지 않으면 대기 큐(205)에 소프트웨어 블럭의 정보를 넣는 제2단계(302 내지 307); 소비자 프로세스(204)가 시동되면 상기 준비 큐(207)로 부터 소프트웨어 블럭의 정보를 수신하여 메모리 버퍼(208)의 소프트웨어 블럭을 읽어 전송하는 제3단계(309 내지 313); 및 공급자 프로세스(203)가 시동되면 상기 대기 큐(205)로 부터 소프트웨어 블럭의 정보를 수신하여 빈 메모리 버퍼(208)로 읽어오는 제4단계(315 내지 320)를 포함하여 프로세서의 정지(down) 시간이 줄어들며, 시스템의 전체적인 안정성이 향상되는 효과가 있다.

Patent Agency Ranking