모듈러 곱셈 장치 및 그 방법
    52.
    发明公开
    모듈러 곱셈 장치 및 그 방법 有权
    模块化乘法器的装置和方法

    公开(公告)号:KR1020090059921A

    公开(公告)日:2009-06-11

    申请号:KR1020070127020

    申请日:2007-12-07

    CPC classification number: G06F7/722 G06F7/507 G06F7/728

    Abstract: A modular multiplier and a method thereof are provided to control a memory directly while continuously performing word-base modular multiplication process. A modular multiplying unit(220) repetitively performs a modular multiplication operation. A memory(230) stores one or more return values generated during the operation process. A modular interface unit(210) is synchronized with the modular multiplying unit by using one of the return values, stores values outputted from the multiplying unit in the memory, and then reads at least one value requested by the multiplying unit from the memory to provide the read result to the multiplying unit.

    Abstract translation: 提供了一种模数乘法器及其方法,用于直接控制存储器,同时连续执行字库模乘法。 模块化乘法单元(220)重复执行模乘法。 存储器(230)存储在操作处理期间生成的一个或多个返回值。 模块化接口单元(210)通过使用返回值中的一个与模块化乘法单元同步,将从乘法单元输出的值存储在存储器中,然后从存储器读取由乘法器请求的至少一个值,以提供 读取结果到乘法单元。

    주파수 센싱 장치
    53.
    发明授权
    주파수 센싱 장치 失效
    频率感应装置

    公开(公告)号:KR100847148B1

    公开(公告)日:2008-07-18

    申请号:KR1020070040514

    申请日:2007-04-25

    Abstract: 본 발명은 소정 주파수의 클럭 신호에 의해 동작하는 하드웨어 장치의 안전한 동작과 시스템의 신뢰성을 구축하기 위하여 상기 클럭 신호의 주파수의 이상을 탐지하는 주파수 센싱 장치에 관한 것으로서, 상기 장치는, 판별 대상인 클럭 신호의 적분 전압으로부터 상기 클럭 신호가 정상 주파수 범위보다 낮은 지를 감지하며, 상기 클럭 신호의 적분 전압의 비교 신호의 미분 전압으로부터 상기 클럭 신호가 정상 주파수 범위보다 높은 지의 여부를 감지하도록 구성된다.
    클럭, 주파수 이상, 적분기, 미분기

    모듈러 곱셈 장치 및 설계 방법
    54.
    发明公开
    모듈러 곱셈 장치 및 설계 방법 无效
    用于设计模块化多路复用器件的模块化多路复用器件和方法

    公开(公告)号:KR1020080050226A

    公开(公告)日:2008-06-05

    申请号:KR1020070061565

    申请日:2007-06-22

    CPC classification number: G06F7/722 G06F7/507 G06F7/728

    Abstract: A modular multiplication device and a method for designing the same are provided to analyze and change a structure easily by achieving unity of the structure by controlling a hardware resource and performance by integrating a CSA(Carry Save Adder) module and related modules, and adding and subtracting a CSA module, thereby improving performance without designing a system in a new structure, and reducing time and cost. A modular multiplication device includes multiplexors(111,112,113) selecting an initial input value and selecting carry and sum values, a carry register(121) saving the selected carry values, a sum register(122) saving selected sum values, and at least one or more CSAs(130) executing first carry save add to a value obtained by multiplying one word bit of a current order by another word, and values outputted from the carry register and the sum register, and executing second carry save add to a result of the first carry save add and a result obtained by multiplying bit and word unit module of a current order.

    Abstract translation: 提供了一种模拟乘法装置及其设计方法,通过集成CSA(携带保存加法器)模块和相关模块来控制硬件资源和性能,通过实现结构的一致性,轻松分析和改变结构,并添加和 减去CSA模块,从而提高性能,而不需要在新结构中设计系统,并减少时间和成本。 模乘装置包括选择初始输入值并选择进位和和值的多路复用器(111,112,113),保存所选进位值的进位寄存器(121),保存所选择的和值的和寄存器(122)和至少一个或多个 执行第一进位保存的CSA(130)将通过将当前顺序的一个字位乘以另一个字获得的值,以及从进位寄存器和和寄存器输出的值以及执行第二进位保存添加到第一 携带保存加法和通过乘以当前顺序的位和单位单位模块获得的结果。

    RFID 태그 장치 및 그 운용 방법
    55.
    发明公开
    RFID 태그 장치 및 그 운용 방법 无效
    RFID标签装置及其操作方法

    公开(公告)号:KR1020070059946A

    公开(公告)日:2007-06-12

    申请号:KR1020060108363

    申请日:2006-11-03

    CPC classification number: G06K19/07309 H04L9/0861

    Abstract: An RFID tag device and an operation method thereof are provided to perform a function by designing the RFID tag device with a digital logic for performing only the required function such as issuance, authentication, and usage. An RF interface(11) extracts a command from a received RF signal. A storing part(14) stores ID information and a key value for encryption. An encryptor(13) encrypts the ID information by using the key value. A controller(12) reads the ID information and the key value from the storing part, and outputs the ID information and the key value to the encryptor by the command received from the RF interface, and receives and outputs the encrypted ID information through the RF interface. The storing part is a non-volatile memory storing the information even if power is not supplied. The controller includes an RF interface linker(121), an encryptor linker(122), a storing part controller(123), and a command processor(124) implemented as the digital logic.

    Abstract translation: 提供RFID标签装置及其操作方法,以通过用仅执行发行,认证和使用等所需功能的数字逻辑设计RFID标签装置来执行功能。 RF接口(11)从接收到的RF信号中提取命令。 存储部(14)存储用于加密的ID信息和键值。 加密器(13)通过使用密钥值来加密ID信息。 控制器(12)从存储部分读取ID信息和密钥值,并通过从RF接口接收的命令将ID信息和密钥值输出给加密器,并通过RF接收并输出加密的ID信息 接口。 存储部分是即使没有提供电力而存储信息的非易失性存储器。 控制器包括RF接口链接器(121),加密器链接器(122),存储部分控制器(123)和实现为数字逻辑的命令处理器(124)。

    USIM 카드의 공개키 생성과 갱신 제어 방법 및 장치
    56.
    发明授权
    USIM 카드의 공개키 생성과 갱신 제어 방법 및 장치 失效
    可以创建和更新USIM卡的公钥的控制方法及其装置

    公开(公告)号:KR100628332B1

    公开(公告)日:2006-09-27

    申请号:KR1020060069277

    申请日:2006-07-24

    Abstract: 본 발명은 USIM 카드의 공개키 생성과 갱신 제어 방법 및 장치에 관한 것으로, USIM 카드가 탑재된 휴대용 단말기에서 상기 USIM 카드를 제어하여 공개키를 생성하고 갱신하는 방법에 있어서, (a) 대기 모드 상태에서 외부전원의 공급여부를 감지하는 단계; (b) 상기 (a)단계에서 외부전원의 공급이 감지된 경우, 상기 USIM 카드로 공개키를 생성하도록 하는 공개키 생성 활성화 신호를 출력하는 단계; (c) 상기 공개키 생성 활성화 신호를 입력받은 상기 USIM 카드에서 공개키 생성 및 갱신이 완료되는 경우에 생성되는 공개키 생성 완료신호를 상기 USIM 카드로부터 입력받는 단계; 및 (d) 상기 (c)단계에서 공개키 생성 완료신호를 입력받은 경우, 상기 USIM 카드로 공개키 생성을 종료하도록 하는 공개키 생성 비활성화 신호를 출력하는 단계;로 구성된다. 따라서, 부가적인 시간 지연이나 전력 소모를 일으키지 않으면서도 편안하게 수시로 공개키 생성 및 갱신을 제공할 수 있다.

    기능 확장용 에스디 메모리 카드
    57.
    发明公开
    기능 확장용 에스디 메모리 카드 失效
    SD记忆卡扩展功能

    公开(公告)号:KR1020060040000A

    公开(公告)日:2006-05-10

    申请号:KR1020040089166

    申请日:2004-11-04

    CPC classification number: G06K19/07732 G06K19/0723

    Abstract: 본 발명은 기능 확장용 에스디 메모리 카드에 관한 것으로, 호스트 기기에 장착되어 상기 호스트 기기에서 생성된 데이터를 저장하는 플래쉬 메모리와 상기 플래쉬 메모리에 대한 액세스 인터페이스를 제어하는 컨트롤러로 이루어진 에스디 메모리 카드에 있어서, 상기 컨트롤러의 무선 인터페이스 제어에 의하여 비접촉 IC 카드 기능과 비접촉 IC 카드 리더 기능을 수행하는 RF 회로부; 상기 RF 회로부에 접속되어 송수신 안테나 기능을 수행하는 안테나부; 및 상기 컨트롤러의 유선 인터페이스 제어에 의하여 접촉 IC 카드 리더 기능을 수행하는 접촉 IC 카드 어댑터부;로 구성된다. 따라서, 유무선 인터페이스 기능을 탑재하여 에스디 메모리 카드의 기능을 확장할 수 있다.

    USIM 카드의 공개키 생성과 갱신 제어 방법 및 장치

    公开(公告)号:KR1020060034070A

    公开(公告)日:2006-04-21

    申请号:KR1020040083202

    申请日:2004-10-18

    CPC classification number: H04L9/30 H04L9/3234 H04L2209/12

    Abstract: 본 발명은 USIM 카드의 공개키 생성과 갱신 제어 방법 및 장치에 관한 것으로, USIM 카드가 탑재된 휴대용 단말기에서 상기 USIM 카드를 제어하여 공개키를 생성하고 갱신하는 방법에 있어서, (a) 대기 모드 상태에서 외부전원의 공급여부를 감지하는 단계; (b) 상기 (a)단계에서 외부전원의 공급이 감지된 경우, 상기 USIM 카드로 공개키를 생성하도록 하는 공개키 생성 활성화 신호를 출력하는 단계; (c) 상기 공개키 생성 활성화 신호를 입력받은 상기 USIM 카드에서 공개키 생성 및 갱신이 완료되는 경우에 생성되는 공개키 생성 완료신호를 상기 USIM 카드로부터 입력받는 단계; 및 (d) 상기 (c)단계에서 공개키 생성 완료신호를 입력받은 경우, 상기 USIM 카드로 공개키 생성을 종료하도록 하는 공개키 생성 비활성화 신호를 출력하는 단계;로 구성된다. 따라서, 부가적인 시간 지연이나 전력 소모를 일으키지 않으면서도 편안하게 수시로 공개키 생성 및 갱신을 제공할 수 있다.

    유한체 다항식 곱셈 장치 및 그 방법
    59.
    发明公开
    유한체 다항식 곱셈 장치 및 그 방법 失效
    有限域多项式乘法器及其方法

    公开(公告)号:KR1020050065128A

    公开(公告)日:2005-06-29

    申请号:KR1020030096895

    申请日:2003-12-24

    Abstract: 본 발명은 유한체 다항식 곱셈 장치 및 그 방법에 관한 것으로 특히, 타원 곡선 암호(Ellitpic Curve Cryptography)를 위한 고속의 유한체 다항식 곱셈 장치 및 그 방법에 관한 것이다.
    본 발명이 제공하는 유한체 다항식 곱셈 장치는 승수 다항식을 저장하는 제1 레지스터; 상기 곱셈 연산 과정 중의 중간 계산값과 곱셈 결과를 저장하는 제2 레지스터; 상기 제2 레지스터의 저장값과 피승수 다항식과의 배타적 논리합을 연산하는 제1 배타적 논리합 연산부; 상기 제2 레지스터의 저장값 그리고/또는 상기 제1 배타적 논리합 연산부의 결과값에 대하여 좌측 쉬프트를 수행하는 쉬프트 연산부; 상기 쉬프트 연산부의 결과값과 기약 다항식 f에 대한 배타적 논리합을 연산하는 제2 배타적 논리합 연산부; 상기 제1 레지스터의 저장값 중 특정 한 비트를 선택하는 제1 다중화기; 상기 제2 레지스터의 입력을 선택하는 제2 다중화기; 상기 쉬프트 연산부의 입력을 선택하는 제3 다중화기; 및 상기 승수 다항식의 차수를 구하는 차수 검색부를 포함하여 본 발명의 목적 및 기술적 과제를 달성한다.

    모듈러 곱셈 장치
    60.
    发明授权
    모듈러 곱셈 장치 失效
    模块化多用途设备

    公开(公告)号:KR100481586B1

    公开(公告)日:2005-04-08

    申请号:KR1020020073187

    申请日:2002-11-22

    Abstract: 본 발명은 IC 카드 및 이와 같이 중앙 처리 장치(Central Processing Unit : CPU)와 메모리를 내장하고 있는 단일 칩 형태의 시스템에서 RSA 암호 알고리즘을 수행하기 위해 사용되는 모듈러(modular) 곱셈 연산을 각기 다른 범위의 요구 면적 제한을 가질 수 있는 임의의 시스템에 맞추어 연산기의 크기를 선택하여 설계할 수 있도록 하는 몽고메리 모듈러 곱셈 장치에 관한 것이다. 본 발명은 임의의 워드 단위 연산을 이용한 몽고메리 모듈러 곱셈 장치를 구현함에 있어서 2단으로 구성된 입력 레지스터, 상태 레지스터, 및 제어 레지스터, 워드 단위의 모듈러 연산을 수행하고 시프트 데이터(shift_data) 및 몽고메리 보정 인자 m을 저장하는 곱셈기, 부분 곱 및 최종 결과 값을 저장하는 워드 레지스터, 상기 곱셈기의 출력을 받아 선택적으로 워드 단위의 덧셈을 수행하는 가산기, 상기 회로들을 제어하는 제어부를 포함하여, 데이터 입력을 위한 시간 지연을 최소화하였고, 몽고메리 보정 인자 연산 과정 없이 연산을 수행할 수 있도록 하여 별도의 연산 과정이나 이를 위한 시간 지연을 제거할 수 있으므로 전체 연산이 단순화되어 하드웨어로의 구현 및 확장이 용이하다.

Patent Agency Ranking