Abstract:
본 발명은 무선 통신 시스템 수신단의 검파 장치에 관한 것이다. 본 발명의 검파 장치는 송신 신호에 포함된 채널 전달함수와 수신되는 제1 널링(Nulling)행렬을 이용하여 제1 검파 신호를 구하고, 제1 검파 신호와 채널 전달함수를 이용하여 널링(Nulling)행렬을 구하기 위한 행렬식을 생성하는 행렬식 계산부; 행렬식을 이용하여 제1 널링(Nulling)행렬을 갱신하고, 송신 신호가 포함하는 노이즈 성분, 채널 전달 함수 및 행렬식을 이용하여 제1 채널 상태 정보치를 계산하는 제1 채널 상태 계산부; 및 행렬식과 송신 신호를 이용하여 제2 널링 행렬을 구하고, 제2 널링 행렬과 채널 전달함수를 이용하여 제1 검파 신호를 구하고, 노이즈 성분, 채널 전달 함수 및 행렬식을 이용하여 제2 채널 상태 정보치를 계산하는 제2 채널 상태 계산부를 포함한다. 이러한 본 발명에 따르면, 송신단이 송신한 신호를 검파하기 위한 구현 복잡도를 줄일 수 있으며, 동시에 효율적인 검파를 수행할 수 있는 효과를 기대할 수 있다. 무선 통신 시스템, 수신단, MIMO, 검파기, 곱셈기, 널링 행렬, 채널 상태
Abstract:
본 발명은 인터리빙 및 디인터리빙을 수행하는 저장 장치 및 그의 제어 방법에 관한 것이다. 인터리빙과 디인터리빙을 수행할 때 인터리버 또는 디인터리버의 메모리를 다수의 블록으로 나누어 활용하며, 각 블록은 다수의 메모리 버퍼로 이루어진다. 그리고 메모리에 저장되는 데이터의 전송 방식과 변조 방식에 따라 서로 다른 메모리 버퍼 및 메모리 블록을 사용한다. 따라서 인터리빙 패턴을 임의의 ROM(Read Only Memory)에 저장하여 데이터를 읽어 들이는 과정이 필요하지 않게 된다. 그러므로, 추가적인 인터리빙/디인터리빙 패턴의 저장 없이 간단한 메모리 컨트롤만으로도 인터리빙과 디인터리빙을 수행할 수 있으며, 그 결과 메모리의 크기를 줄일 수 있다. 인터리버, 디인터리버, 메모리 활용, 무선 랜
Abstract:
A modem for a wireless communication system, a transmitting apparatus using the same, and a method for controlling transmission power thereof are provided to extend a signal arrival distance through power control and improve throughput performance. A modem unit(100) demodulates signals inputted through a multi-antenna or a single antenna into plural digital signals, and outputs them through a transmission path. A transmission controller memory(400) receives information of an input signal inputted from the modem unit(100), stores mode information of the input signal, and stores a look-up table in which information for power control corresponding to each mode is stored. A transmission power controller(500) receives information corresponding to a mode of the input signal from the look-up table and controls transmission power of the input signal desired to be transmitted based on the received information.
Abstract:
A storage apparatus for performing interleaving and deinterleaving, and a control method thereof are provided to reduce the size of the storage apparatus and to does not need a part which stores and records interleaving pattern at ROM by using a different memory buffer and a memory block according to a transmission scheme and a modulation scheme of stored data. A storage apparatus for performing interleaving and deinterleaving includes at least one first memory block, and a second memory block. The first memory block has a plurality of memory buffers, and stores data by a predetermined bit unit according to a transmission scheme of the input data. The first memory block is located on a 2n+1th position. The second memory block has a plurality of memory buffers, and stores the data by the predetermined bit unit according to the transmission scheme of the input data. The second memory block is located on a 2nth position. The n is an integer more than one. An address sequence which is assigned to the memory buffer of each block varies according to the position of each memory block.
Abstract:
An apparatus and a method for tracking timing offset aided on CFO(Carrier Frequency Offset) for an OFDM(Orthogonal Frequency Division Multiplexing) system are provided to estimate a time offset with low complexity, to simplify a structure of the apparatus and to maintain performance equal to an time offset estimating apparatus. An apparatus and a method for tracking timing offset aided on CFO for an OFDM system includes a remaining carrier frequency offset estimating unit(100), a time offset estimating unit(300), a carrier phase estimating unit(200), and a loop filter(400). The remaining carrier frequency offset estimating unit(100) estimates a carrier frequency offset of a receiving pilot inputted to a remaining offset estimating apparatus. The time offset estimating unit(300) outputs a time offset estimation of a first preamble and a second preamble included in the receiving pilot based on a first carrier frequency offset estimation outputted from the remaining carrier frequency offset estimating unit(100). The carrier phase estimating unit(200) analyzes the receiving pilot, estimates a phase of carrier, a difference signal with a predetermined reference phase, and outputs the phase. The loop filter(400) is formed at an output side of the time offset estimating unit(300) and the carrier offset estimating unit(200), and passes output signals.
Abstract:
본 발명은 무선 통신 시스템 송신단의 필터 장치에 관한 것이다. 본 발명의 필터 장치는 대칭되는 구조를 갖는 필터 계수를 저장하고, 저장된 필터계수 중 제1 필터 계수-제1 필터계수는 대칭되는 계수에 대해서는 하나의 계수만 포함됨-를 제공하는 필터 계수 입력부; M 주기를 갖는 입력신호를 수신하고, 입력 신호와 제공된 제1 필터 계수를 곱하여 M 주기를 갖는 짝수의 제1 필터값과 홀수의 제2 필터값을 생성하는 필터부; 및 제1 필터값과 제2 필터값을 수신하여 2M 주기의 직렬 신호로 생성하는 병직렬 변환부를 포함한다. 이러한, 본 발명에 따르면, 입력되는 신호를 필터 계수에 기초하여 2개의 필터값(각각, 입력신호와 같은 주기의 신호임)으로 생성함으로써, 입력신호에 대하여 2배 오버 샘플링이 되어 간접적으로 보간(Interpolator)기능이 수행되며, 필터 계수의 입력과 대역에 대한 정보만을 가지고 여러가지 스펙트럼을 만족시킬 수 있는 효과를 기대할 수 있다. 또한, 필터 장치의 연산 시에 필요한 버퍼를 최초화할 수 있는 효과를 기대할 수 있다. 필터 장치, 저대역 필터, 보간, 무선 통신, 시프트 레지스터, 송신