-
公开(公告)号:KR100175615B1
公开(公告)日:1999-04-01
申请号:KR1019960019877
申请日:1996-06-04
IPC: G06F12/08
Abstract: 본 발명은 통신망에서 서로 다른 번지를 사용하는 부망(Sub-network)사이에서 번지 변환이 실시간으로 가능한 3-포트(port) 내용 번지 메모리(Content Addressable Memory; CAM)에 관한 것으로서, 수시로 번지 등록 및 해제가 이루어지며, 고속의 전송로를 사용하는 최근의 통신망 추세하에서 CPU 경로를 데이타의 흐름과 독립적으로 메모리에서 분리시켜 3-포트(port)개념을 도입하고, 액세스 스케줄링 제어를 제거하여 고속의 번지 변환을 가능케 함으로 이에 대한 신뢰성을 높인 3-포트 CAM을 제공하기 위해 메모리의 등록 데이타의 저장, 해제 그리고 확인기능을 수행하기 위한 제어신호를 출력하는 CPU 제어부(21), 메모리에 등록된 데이타의 유효성 여부를 나타내는 엠티신호를 출력하는 엠티 제어부(22), 등록 데이타를 저장하여 출력하고, 외부의 전송로로부터 입력되는 � ��수신 데이타를 메모리에 저장된 송수신 관련 데이타와 비교하여 그 결과인 매칭신호를 출력하는 룩업 테이블(23), 메모리에 저장된 등록 데이타를 저장하여 읽기 번지에 의해 출력하는 CPU 일기선택부(24), 수신 데이타의 반환 데이타와 라우팅 정보를 출력하는 수신 반환 선택부(25), 송신 데이타의 반환 데이타를 출력하는 송신 반환 선택부(26)를 구비하여 고속의 번지 변환이 가능하고 번지 변환의 신뢰성을 향상시키는 효과가 있다.
-
公开(公告)号:KR100159361B1
公开(公告)日:1998-12-01
申请号:KR1019950056849
申请日:1995-12-26
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: 본 발명은 광대역 종합정보 통신망(B-ISDN)에서 ATM(Asynchronous Transfer Mode)계층의 OAM(Operation And Maintenance)셀 송신 처리 장치에 관한 것으로서, FM(Fault Management)셀의 종류인 AIS/RDI(Alarm Indication Signal/Remote Defect Indication)셀을 생성하는 AL(Alarm)셀 생성 수단(11), 호의 연결 상태를 확인하기 위한 CC(Continuity Check)셀 생성 수단(12), 오류발생 위치를 파악을 위한 LB(Loopback)셀 생성 수단(13),PM(Performance Management)셀 생성 수단(14), A/D(Activation/Deactivation) 셀 생성 수단(15), RM(Resource Management)셀 생성 수단(16), 각 OAM셀의 송신 요구를 받아서 송신 순서 및 셀의 조립과 다중화 오류제어 등의 기능을 수행하도록 제어하는 OAM셀 생성 제어 수단(18), 각 셀 종류를 다중화하는 OAM셀 다중화 수단(17), 각 OAM셀의 오류제어를 위한 CRC-10생성수단(19),PM셀과 CC셀의 송신요구시 필요 정보를 제공하는 서비스셀 모니터링 수단(1A), 및 셀 생성의 기본 요소 정보를 주고 받는 CPU접속 수단(1B)을 구비하여 광대역 종합 통신망을 구성하는 UNI/NNI의 F4/F5레벨의 모든 장치의 ATM계층의 OAM셀의 생성처리에 적용할 수 있고, 대부분의 OAM셀 생성기능을 하드웨어가 처리하도록 하는 구조를 택하여, 망장애 관리와 성능정보의 누적 처리를 위한 성능관리 등의 OAM셀을 실시간으로 생성하므로써 시스템 구성시 소프트웨어의 개입을 최소화하도록 하여 소프트웨어의 부하와 가격을 줄이도록 하는 효율적인 측면과 전체 ATM계층의 기능의 구현이나 구성시 회로의 크기나 성능을 향상시키는 효과가 있다.
-
公开(公告)号:KR1019980039482A
公开(公告)日:1998-08-17
申请号:KR1019960058506
申请日:1996-11-27
IPC: H04L12/28
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
원격 근거리통신망의 상호 접속을 위한 고속 망 데이타 접속 시스템.
2. 발명이 해결하려고 하는 기술적 과제
기존의 IEEE 표준 LAN 접속 방식을 통하여 LAN을 접속하며, LAN 라우터와의 접속을 위하여 DS1이나 DS3 급의 인터페이스를 제공하도록 함.
3. 발명의 해결방법의 요지
LAN 접속처리부에서 추출된 다수의 IP 프레임은 DS1이나 DS3 급의 동기식 전송신호에 맵핑되고, DS1, DS3 급 신호는 다중화되어 STM-1 급의 동기식 신호로 생성되어 기존의 동기식망에 접속되도록 하며, 기존의 동기식전송망에서 수신된 STM-1 신호는 이의 역과정을 통해 IP 프레임을 이더넷이나, 광선로와 같은 LAN에 전달되도록 구성함.
4. 발명의 중요한 용도
원격 근거리 통신망을 상호 접속하는데 이용됨.-
公开(公告)号:KR1019980026895A
公开(公告)日:1998-07-15
申请号:KR1019960045467
申请日:1996-10-11
IPC: H04L12/42
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
링 구조에서 폭주제어를 위한 광대역 단말장치 및 그 방법.
2. 발명이 해결하려고 하는 기술적 과제
링 구조를 갖는 ATM 댁내망의 실현을 현실화하기 위하여 링에서 발생할 수 있는 ATM 트래픽의 폭주를 방지하도록 하고자 함.
3. 발명의 해결방법의 요지
실시간 트래픽을 일시저장하는 수단(313); 비실시간 트래픽을 일시저장하는 수단(314); 망의 폭주상태를 광대역 망종단장치로 통보하고, 망의 트래픽 전송을 제어하는 수단(312); 자체 생성된 실시간 트래픽을 저장하는 수단(315),과 자체 생성된 비실시간 트래픽을 저장하는 수단(316)을 포함하는 ATM 적응계층 송신수단(317); 및 자체 생성된 실시간 트래픽 및 비실시간 트래픽을 송신하고, 전단 광대역 단말장치로부터 입력된 실시간 트래픽 및 비실시간 트래픽의 목적지가 자신이면 수신하고, 자신이 아니면 후단 광대역 단말장치로 전송하는 수단(319)을 구비함.
4. 발명의 중요한 용도
광대역 종합정보통신망 가입자 댁내장치에 이용됨.-
公开(公告)号:KR1019970056391A
公开(公告)日:1997-07-31
申请号:KR1019950053948
申请日:1995-12-22
Applicant: 한국전자통신연구원
Abstract: 본 발명은 비동기 전달 모드(ATM)의 계층 성능관리 운용 및 유지 보수(OAM)셀 처리 장치에 관한 것으로서, BIP-16값, 사용자 셀 헤더의 CLP 값, 연결 인식자를 입력받아 출력하고, 순방향 감시 정보 선택 신호를 출력하는 순방향 감시 정보 선택 수단(51); 상기 순방향 감시 정보 선택 수단(51)의 출력과 누적된 데이타를 입력받아 이를 갱신하여 출력하는 공통 순방향 감시 정보 처리 수단(52); 상기 순방향 감시 정보 선택 수단(51)의 순방향 감시 정보 선택 신호에 의해 저장된 데이타를 상기공통 순방향 감시 정보 처리 수단(52)으로 출력하고, 상기 공통 순방향 감시 정보 처리 수단(52)에서 처리된 새로운 데이타를 저장하는 순방향 감시 정보 저장 수단(53); 수신한 성능관리 셀의 채널 인식자 값을 입력받아 저장된 채널 인식자의 값과 비교하여 순방향 감시 정보 선택 신호, 역방향 보고 정보 레지스터 선택 신호, 성능 누적 처리 활성화 신호, 성능누적 정보 선택 신호를 출력하는 성능관리 셀 채널 비교 수단(54); 역방향 보고 셀을 구성하여 출력하는 공통 성능관리 셀 정보 처리 수단(55); 성능 누적 연산의 공통 기능을 수행하는 공통 기능을 수행하는 공통 성능관리 성능누적 정보 처리 수단(56); 역방향 보고 셀 정보를 저장하여 출력하는 역방향보고 적정 수단(57); 성능 누적 정보를 저장하고, 각 연결별로 누적된 성능값과 성능관리 성능누적 임계치 값을 비교하여 인터럽터를 발생하는 성능 관리 성능누적 정보 저장 수단(58); 및 CPU의 설정 데이타를 저장하는 CPU 설정 레지스터 수단(59)을 구비하여 UNI/NNI에 적용되는 F4/F5 레벨의 ATM계층 OAM셀 중 성능관리 셀을 실시간 처리하여 ATM 가상연결 상의 특정 연결에 대한 총수신 성능관리 블럭 수, 에러 발생 수신 블럭 수, 과도 에러 발생 수신 블럭 수, 손실 셀 수, 오삽입 셀 수, 폐기 셀 수, CLP 태깅 셀수, 총수신 셀 수와 같은 성능 정보를 실시간 누적하여 서비스 품질 및 네트워크 파라미터를 측정할 수 있는 효과가 있다.
-
-
公开(公告)号:KR1019960009475B1
公开(公告)日:1996-07-19
申请号:KR1019930029390
申请日:1993-12-23
IPC: H04L12/28
Abstract: a STM-1 frame processor and frame aligner(11) for receiving ATM cell from the ATM hierarchy, putting it into VC-4 frame, processing SOH and forming STM-1 frame; a byte multiplexer(12) for multiplexing the STM-1 signal to process data in parallel; a byte/bit converter(13) for receiving the STM-4 signal in byte to generate data and clock in 622.080Mb/s; and a high speed control signal generator(14) for applying a clock of 622.080MHz and clock of 77.76MHz to the byte/bit converter(13), providing a multiplexing control signal to the byte multiplexer(12) and providing a clock for driving each STM-1 frame processor and clock for the frame aligner to the STM-1 frame processor and frame aligner(11).
Abstract translation: STM-1帧处理器和帧对准器(11),用于从ATM分层接收ATM信元,将其放入VC-4帧,处理SOH并形成STM-1帧; 用于将STM-1信号并行地处理数据的字节多路复用器(12); 一个字节/位转换器(13),用于以字节接收STM-4信号以产生622.080Mb / s的数据和时钟; 以及一个用于向字节/位转换器(13)施加622.080MHz时钟和77.76MHz时钟的高速控制信号发生器(14),向字节多路复用器(12)提供多路复用控制信号并提供用于驱动的时钟 每个STM-1帧处理器和用于帧对准器的时钟用于STM-1帧处理器和帧校准器(11)。
-
公开(公告)号:KR1019960016250A
公开(公告)日:1996-05-22
申请号:KR1019940025573
申请日:1994-10-06
IPC: H04L12/28
Abstract: 본 발명은 SDH 전송 방식을 기본으로 하여 광대역 ISDN 가입자 액세스 기능 중에서 물리 계층 이하의 기능을 수행하는 ATM 물리 계층 가입자 액세스 처리기에 관한 것으로, 오버헤드 처리를 위한 저속의 클럭들을 장치의 내부에서 분주하고, FIFO를 사용하여 다른 장치와 클럭을 분리시키는 ATM 물리 계층 가입자 액세스 처리기를 제공하기 위하여 ATM 계층으로 부터 ATM 셀를 입력받아 VC-4 페이로드로 사상하는 송신 셀 처리 수단(29); VC-4(Virtual Contatiner-4)신호를 생성하는 VC-4 생성 수단(30); 송신 VC-4 신호를 STM-1 프레임에 사상하는 포인터 생성 수단(7); STM-1 프레임을 생성하는 프레임 생성 수단(31); STM-1 프레임을 처리하는 프레임 종단 수단(34); STM-1 프레임으로 부터 VC-4 신호를 추출하는 포인터 해석 및 처리 수단(21); 에러 검출 및 경로 오버헤드상의 정보를 처리하는 VC-4 종단 수단(33); ATM 셀을 ATM 계층으로 출력하는 수신 셀 처리 수단(32); 및 상기 각각의 수단(21,29 내지 34)과 중앙 처리 장치(CPU)를 접속하는 접속 수단(28)를 포함하여 광대역 종합 정보 통신망(B-ISDN)에서 데이타의 안전한 전송을 담당하고, 데이타의 오류를 실시간으로 처리하고, 전송 선로 상에서 발생하는 모든 통계적 에러를 누적하여 망 관리자가 처리하고, ATM 셀의 서비스 속도에 관계없이 비동기적인 방법으로 ATM 셀을 수용할 수 있는 효과가 있다.
-
公开(公告)号:KR1019960002685B1
公开(公告)日:1996-02-24
申请号:KR1019920026066
申请日:1992-12-29
IPC: H04L12/28
Abstract: a transmitting part having a scrambler which scrambles 48 byte payload of 53 bytes cells in byte unit, a parallel HEC(header error control) encoder which receives an initial 4 bytes of 5 bytes cell header in the byte unit to generate the HEC and inserts the generated HEC into the fifth byte, and a transmitting controller which controls the scrambler and the parallel HEC encoder; a receiving part having a parallel HEC reverse encoder which controls a cell boundary extraction and error in a cell header from the data in the byte unit transmitted to a physical medium connector, a reverse scrambler which restores an original cell payload from the scrambled 48 byte payload, and a receiving controller which controls the parallel HEC reverse encoder and the reverse scrambler; and command and state registers each connected to the transmitting controller and the receiving controller.
Abstract translation: 发送部分具有加扰器,其以字节为单位加扰53字节的48字节有效载荷;并行HEC(报头错误控制)编码器,其接收字节单元中的初始4字节的5字节的单元头部,以生成HEC并插入 生成HEC到第五字节,以及控制加扰器和并行HEC编码器的发送控制器; 接收部分具有并行HEC反向编码器,其从发送到物理介质连接器的字节单元中的数据控制单元报头中的单元边界提取和错误;反向加扰器,其从加扰的48字节有效载荷恢复原始单元净荷 以及控制并行HEC反向编码器和反向扰频器的接收控制器; 每个连接到发送控制器和接收控制器的命令和状态寄存器。
-
公开(公告)号:KR1019940027657A
公开(公告)日:1994-12-10
申请号:KR1019930008512
申请日:1993-05-18
IPC: H03M13/00
Abstract: 본 발명은 비동기 전달 모드(이하, ATM라 함) 프로토콜을 지원하는 ATM 물리계층 기능 셀 경계식별 기능에 이용되는 HEC 디코더에 관한 것으로, 6바이트 쉬프트 레지스터(21), 5바이트 신드롬 생성수단(22). 멀티플렉서(23), 신드롬 레지스터(24), 배타적 논리합 연산수단(25), 신드롬 디코터(28), 신드롬 패턴 디코터(27), 에러 수정수단(26), 에러 디로더(29)를 구비하는 5바이트 신드롬 생성기를 이용한 HEC 디코더를 사용할 경우 하드웨어 로직을 단순화하게 되는 효과가 있다.
-
-
-
-
-
-
-
-
-