可写存储器
    61.
    发明公开

    公开(公告)号:CN1993769A

    公开(公告)日:2007-07-04

    申请号:CN200580026137.3

    申请日:2005-07-29

    CPC classification number: G11C17/16

    Abstract: 提供了一种存储器,其中每个存储单元可以处于第一状态或第二状态,并且应处于所述第一状态的那些单元总是正确地上电到该状态,而应处于所述第二状态的单元可能不正确地上电。计数装置被提供为对处于所述状态中的任一种的单元的数目进行计数并将该数目与预定数目进行比较。如果所述数目不匹配,则执行存储器重置。所述存储单元可以由单个可熔元件来构造,从而节省了空间,同时还在上电之后基本上消耗零功率。

    可编程输入范围模数转换器

    公开(公告)号:CN1934787A

    公开(公告)日:2007-03-21

    申请号:CN200580009253.4

    申请日:2005-03-24

    Abstract: 一种输入电压范围可编程的模数转换器,其中分裂栅氧化层工艺允许在与标准亚微米5伏CMOS器件的同一硅衬底上使用高电压(±15伏)开关。通过该工艺,可以将模拟输入电压直接采样到一个或多个采样电容器上,而无需先前的衰减电路。通过仅仅在给定比率的采样电容器上采样,可以缩放或衰减模拟输入,以适于后续ADC的动态范围。在本发明的系统中,采样电容器可以是在SAR ADC本身中使用的实际电容再分配数模转换器(CapDAC)、或者单独的电容器阵列。通过选择在CapDAC或单独采样阵列的哪些位上采样,可以对输入范围进行编程。一旦模拟输入信号已被衰减成匹配SAR转换器的容许动态范围,则可以使用传统的SAR技术将输入信号转换成数字字。诸如西格马-德耳塔和管线的其他转换技术也可以结合本发明的系统一起使用。

    使用Galois域乘法查询表的Reed-Solomon码的编码和解码

    公开(公告)号:CN1894857A

    公开(公告)日:2007-01-10

    申请号:CN200480037060.5

    申请日:2004-11-16

    CPC classification number: H03M13/6505 H03M13/158 H03M13/159 H03M13/6569

    Abstract: 提供了用于对数据编码的方法和设备。该方法包括:(a)提供与码生成器系数相乘的第一分量值的第一表和与所述码生成器系数相乘的第二分量值的第二表,(b)基于消息符号和高阶余数符号确定Galois域元素,(c)将所述Galois域元素分成第一和第二分量,(d)使用所述第一分量和生成器系数索引访问所述第一表中的一个或多个第一表值,并使用所述第二分量和所述生成器系数索引访问所述第二表中的一个或多个第二表,(e)基于具有相等生成器系数索引的第一和第二表值以及先前余数符号确定当前余数符号,(f)针对码生成器的每个生成器系数执行步骤(e)以提供一组余数符号,以及(g)针对码字中的每个消息符号执行步骤(b)-(f)以提供一组最终余数符号,其构成将与所述码字的消息符号一起发送的校验符号。

    差动放大器输入端防静电放电保护电路

    公开(公告)号:CN1175491C

    公开(公告)日:2004-11-10

    申请号:CN00815006.0

    申请日:2000-10-11

    CPC classification number: H03F1/52 H01L27/0255 H03F2200/372 H03F2200/444

    Abstract: 一种保护电路防止差动输入电路如,RF电路的静电放电。电路包括第一和第二个二极管(Q1,D2),按相对方向连接在第一差动输入针(IP)和一个假接地节点(236)之间;第三和第四个二极管(Q3,D4),按相对方向连接在第二差动输入针(IPB)和假接地节点(236)之间;第一保护装置(D5),连接在假接地节点(236)和第一外部插针之间,如正的电源针(VCC);第二保护装置(D6),连接在假接地节点(236)和第二外部插针之间,如负的电源针(VEE)。第一和第二保护装置分别包括第五和第六个二极管。由于在假接地节点没有信号出现,所以第五和第六个二极管的电容没有感应,因此,第五和第六个二极管可以做得很大。

    差动放大器输入端防静电放电保护电路

    公开(公告)号:CN1384980A

    公开(公告)日:2002-12-11

    申请号:CN00815006.0

    申请日:2000-10-11

    CPC classification number: H03F1/52 H01L27/0255 H03F2200/372 H03F2200/444

    Abstract: 一种保护电路防止差动输入电路如,RF电路的静电放电。电路包括第一和第二个二极管(Q1,D2),按相对方向连接在第一差动输入针(IP)和一个假接地节点(236)之间;第三和第四个二极管(Q3,D4),按相对方向连接在第二差动输入针(IPB)和假接地节点(236)之间;第一保护装置(D5),连接在假接地节点(236)和第一外部插针之间,如正的电源针(VCC);第二保护装置(D6),连接在假接地节点(236)和第二外部插针之间,如负的电源针(VEE)。第一和第二保护装置分别包括第五和第六个二极管。由于在假接地节点没有信号出现,所以第五和第六个二极管的电容没有感应,因此,第五和第六个二极管可以做得很大。

    静态赫夫曼解码的系统和方法

    公开(公告)号:CN100576753C

    公开(公告)日:2009-12-30

    申请号:CN200580034153.7

    申请日:2005-07-13

    Inventor: P·多米尼克

    CPC classification number: H03M7/425 H03M7/40

    Abstract: 提出的技术使用赫夫曼代码本的基本性质来基于赫夫曼代码本解码具有多个可变长度的代码字的编码数据位流。这通过基于可能值排序赫夫曼代码本中的代码字(120)来实现。使用赫夫曼代码本中的代码字的基本参数计算可能值。从编码数据位流提取具有预定长度的当前位序列(140)。然后使用赫夫曼代码本中的代码字的基本参数计算被提取位序列的可能值(150)。然后搜索被排序的赫夫曼代码本以找到被排序赫夫曼代码本中的计算出的可能值(160),该可能值基本接近于被提取位序列的计算出的可能值。基于搜索的结果解码被提取的当前位序列(170)。

    用于寄存器映射自动化的方法和设备

    公开(公告)号:CN101334806A

    公开(公告)日:2008-12-31

    申请号:CN200810126220.3

    申请日:2008-06-26

    CPC classification number: G06F17/5045

    Abstract: 本发明提供一种用于寄存器映射自动化的方法和设备。在一方面提供用于便利寄存器规格的设计的软件应用。该应用包括:接口,适于从用户接收表示关于寄存器规格中至少一个寄存器的信息的输入,该接口基于所接收的输入生成寄存器信息;翻译器,耦合到接口以接收寄存器信息并适于将该寄存器信息转换为内部表示;以及至少一个过滤器,适于将内部表示变换为至少一个对应的输出格式。

Patent Agency Ranking