-
公开(公告)号:KR100912811B1
公开(公告)日:2009-08-18
申请号:KR1020070080842
申请日:2007-08-10
Applicant: 한국전자통신연구원
IPC: H03D7/00
CPC classification number: H03D7/1441 , H03D7/1475 , H03D2200/0023
Abstract: 믹서 및 이를 구비한 송수신 장치가 개시된다. 본 발명에 의한 믹서는 입력 국부 발진(LO) 신호를 차동신호로 변환하는 LO 차동신호 생성부; 및 LO 차동신호를 제1입력, 제1주파수를 갖는 제1신호를 제2입력으로 하여 LO 차동신호와 제1신호를 차동 증폭하여 제2주파수의 제2신호를 출력하는 혼합부를 포함함을 특징으로 한다.
-
62.
公开(公告)号:KR1020090022209A
公开(公告)日:2009-03-04
申请号:KR1020070087345
申请日:2007-08-30
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
Abstract: A system-on-chip having IEEE 1500 wrapper and an internal delay test method thereof are provided to reduce the number of test pins by using a TAP controller. An IEEE 1500 wrapped core(230) comprises a core(2390) having a scan-chain(2391). The IEEE 1500 wrapper(2310~2380) provides an interface between a TAP controller and the core. A wrapper instruction register(2310) determines the action mode corresponding to the wrapper control signal(WSC) set. A wrapper bypass register(2320) is selectively operated by the wrapper instruction register. A WSC-WBC decoder(2330) converts the wrapper control signal into the test control signal for performing the test operation according to the invention. A multiplexer controller(2340) produces control signals controlling input-output wrapper border cells. A boundary test clock generator(2350) produces the input-output clock of wrapper border cells. A scan test clock generator(2360) produces the core scan-chain test clock(STCLK).
Abstract translation: 提供具有IEEE1500封装和其内部延迟测试方法的片上系统,以通过使用TAP控制器来减少测试引脚的数量。 IEEE 1500包裹的核心(230)包括具有扫描链(2391)的核心(2390)。 IEEE 1500封装(2310〜2380)提供TAP控制器和核心之间的接口。 包装器指令寄存器(2310)确定对应于包装器控制信号(WSC)集合的动作模式。 包装旁路寄存器(2320)由包装指令寄存器选择性地操作。 WSC-WBC解码器(2330)将包装器控制信号转换成用于执行根据本发明的测试操作的测试控制信号。 多路复用器控制器(2340)产生控制输入 - 输出包装边界单元的控制信号。 边界测试时钟发生器(2350)产生封装边界单元的输入 - 输出时钟。 扫描测试时钟发生器(2360)产生核心扫描链测试时钟(STCLK)。
-
公开(公告)号:KR1020090016305A
公开(公告)日:2009-02-13
申请号:KR1020070080842
申请日:2007-08-10
Applicant: 한국전자통신연구원
IPC: H03D7/00
CPC classification number: H03D7/1441 , H03D7/1475 , H03D2200/0023
Abstract: A mixer for converting single signal into differential signal and a transceiver including the same are provided to improve LO(Local Oscillation) frequency removing property by using different local oscillation frequency in a transceiver. A LO differential signal generating part(21) converts an input LO signal into a differential signal. A first input is an LO differential signal. A second input is a first signal having a first frequency. A mixing part(22) differentially amplifies the LO differential signal and the first signal, and outputs a second signal of a second frequency by amplifying. The input LO signal has a frequency of LO or LO/2.
Abstract translation: 提供用于将单个信号转换成差分信号的混频器和包括其的收发器,以通过在收发器中使用不同的本地振荡频率来改善LO(本地振荡)频率去除特性。 LO差分信号产生部分(21)将输入的LO信号转换成差分信号。 第一输入是LO差分信号。 第二输入是具有第一频率的第一信号。 混合部分(22)对LO差分信号和第一信号进行差分放大,并通过放大来输出第二频率的第二信号。 输入LO信号具有LO或LO / 2的频率。
-
64.
公开(公告)号:KR100667151B1
公开(公告)日:2007-01-12
申请号:KR1020040100905
申请日:2004-12-03
Applicant: 한국전자통신연구원
IPC: H04B1/40
Abstract: 본 발명은 6.25kHz 이하의 주파수 초협대역화 조건을 충족하면서 단말기들의 신호 제어 및 구동을 DSP 기술을 이용하여 처리함으로써 단말기 성능 개선 및 유지보수가 용이하고 단말기 저전력 구동 및 경량화가 가능한 직접변환 방식을 이용한 디지털 초협대역 단말 시스템 및 그의 다중대역 송수신 장치에 관한 것으로, 디지털 무선 통신을 통한 기저대역 디지털 신호처리, 음성통화구현, 채널 인코딩 및 디코딩, 아날로그 무선주파수(RF) 신호처리 및 변복조 신호 처리 기능을 수행하는 디지털 신호처리모듈; 상기 디지털 신호처리모듈의 제어에 따라 송수신 주파수 직접 변환을 위한 주파수를 생성하는 주파수 합성수단; 상기 디지털 신호처리모듈의 스위치 조정 신호에 따라, 다중대역 안테나를 통해 수신되는 무선 주파수(RF) 신호의 수신 대역을 선택하거나 송신되는 무선 주파수 신호의 송신 대역을 선택하는 스위칭수단; 상기 디지털 신호처리모듈의 제어를 받아, 상기 스위칭수단에 의해 선택된 수신 주파수를 기저대역의 동위상(I)/직교위상(Q) 신호로 직접 주파수 변환하는 다중대역 수신수단; 및 기저대역의 I, Q 신호를 송신 주파수 대역으로 직접 변환하여 상기 스위칭수단을 통해 송신하는 다중대역 송신수단을 포함한다.
디지털 초협대역 단말기, 직접변환 방식, 다중대역, 이중대역, DSP-
公开(公告)号:KR100653181B1
公开(公告)日:2006-12-05
申请号:KR1020050118964
申请日:2005-12-07
Applicant: 한국전자통신연구원
Abstract: A non-coherent synchronous direct conversion receiving device having a frequency offset compensation function is provided to digitally measure a frequency offset by using data information only without reference frequency information, and to calculate an error value of the frequency offset to control a reference frequency two times through an interface signal, so that AFC(Automatic Frequency offset Correction) can be stably operated. An RF(Radio Frequency) receiving module(200) filters and low noise-amplifies a signal received through an antenna, demodulates the signal into baseband I(In-phase)/Q(Quadrature) signals through a direction conversion method according to a reference clock, and filters the signals in low band. I/Q analog/digital converters(207,208) convert the I/Q signals into digital signals. A digital signal processing module(210) detects the digital signals, controls bandwidths of a variable receiving filter(212) according to the detected results, extracts frequency offset information from the digital signals to compensate a frequency offset according to a symbol transmission rate, and compensates a frequency error by using the detected results, then applies a voltage equivalent to a sum of each compensation value to the RF receiving module(200) to compensate the frequency offset.
Abstract translation: 提供具有频率偏移补偿功能的非相干同步直接转换接收装置,以通过仅使用没有参考频率信息的数据信息来数字地测量频率偏移,并且计算频率偏移的误差值以控制参考频率两次 通过接口信号,使AFC(自动频率偏移校正)可以稳定运行。 RF(射频)接收模块(200)对通过天线接收到的信号进行滤波和低噪声放大,通过根据参考的方向转换方法将信号解调为基带I(同相)/ Q(正交)信号 时钟,并过滤低频段的信号。 I / Q模拟/数字转换器(207,208)将I / Q信号转换成数字信号。 数字信号处理模块(210)检测数字信号,根据检测结果控制可变接收滤波器(212)的带宽,从数字信号中提取频率偏移信息以根据符号传输速率补偿频率偏移,以及 通过使用检测结果来补偿频率误差,然后向RF接收模块(200)施加等于各个补偿值之和的电压以补偿频率偏移。
-
公开(公告)号:KR100611100B1
公开(公告)日:2006-08-09
申请号:KR1020040100902
申请日:2004-12-03
Applicant: 한국전자통신연구원
IPC: H04B1/16
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 Low-IF 방식을 이용한 디지털 초협대역 수신 장치에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 대역폭 6.25kHz의 초협대역 방식의 수신기에서 Low-IF 구조를 사용하는 경우, 6.25kHz 이하의 주파수 초협대역화 조건을 충족하면서 중간주파수(IF) 주파수의 최적 선택을 통하여 동위상(I)/직교위상(Q) 복조기의 이득 및 위상 오차의 영향을 최소화할 수 있는 Low-IF 방식을 이용한 디지털 초협대역 수신 장치를 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 디지털 초협대역 단말기의 수신 장치에 있어서, 수신된 무선주파수(RF) 신호를 동위상(I)/직교위상(Q) 성분의 IF 신호로 복조하여 필터링후 가변이득 증폭시키기 위한 RF 수신수단; 아날로그 I/Q 성분의 중간주파수(IF) 신호를 각각 디지털 신호로 변환하기 위한 아날로그/디지털 변환수단; 디지털 I/Q 성분의 IF 신호를 자동이득제어(AGC)를 통해 각각 가변이득 증폭시키기 위한 증폭수단; 주파수 오프셋을 검출(AFC)하여 국부발진기의 주파수를 가변시켜 주파수 오프셋을 보상하기 위한 주파수 보정수단; 주파수 오프셋이 보상된 I/Q 성분의 IF 신호를 원래의 저주파 신호로 변환하기 위한 I/Q 복조수단; 상기 저주파 신호로 변환된 I/Q 성분의 IF 신호를 각각 저역통과 필터링하여 잡음과 인접채널 신호를 제거하기 위한 필 터링수단; 상기 저역통과 필터링된 I/Q 성분의 IF 신호의 심볼 타이밍을 복구하기 위한 심볼 복구 수단; 및 상기 심볼 타이밍이 복구된 I/Q 성분의 IF 신호를 차동검파하여 최종 심볼값을 출력하기 위한 차동검파수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 디지털 초협대역 단말기 등에 이용됨.
초협대역 단말기, Low-IF, DSP, 수신 장치-
公开(公告)号:KR1019990053165A
公开(公告)日:1999-07-15
申请号:KR1019970072756
申请日:1997-12-23
Applicant: 한국전자통신연구원
IPC: B62B1/00
Abstract: 본 발명은 힘이 많이 필요되는 계단 및 비탈길에서의 물체운반을 쉽게 할 수 있도록 힘의 분배원리를 이용한 계단에서의 물건운반이 가능한 운반기구에 관한 것이다.
종래의 물건운반용의 수레는 평지나 비탈길에서 사용이 가능하지만, 고층건물에서는 계단이 있기때문에 계단이나 엘리베이터와 같은 상승기를 이용하여 물건을 이동하여야 한다. 그런데 엘리베이터가 존재하는 건물에서는 엘리베이터를 이용하기도 하는 데, 운반하려는 물체의 하중에 따라 엘리베이터의 손상이 많아서 운반상에 어려움이 많다. 그리고 자동차 등과 같은 조금 높은 곳에 물건을 이동할 때(자동차에 물건을 실을 때)도 어려움이 많다. 상기한 문제점을 해결하기 위해, 삼각형을 형성하는 3가지 바퀴를 이용하여 계단에 물건을 이동하는 방법이 제안되었다. 그런데 이 방법도 계단의 높이가 다를 때는 사용이 불편하며, 모터를 이용한 동력을 사용하기 때문에 작업 중에 사용가능한 전지가 모두 소멸되면 작업을 중지해야 하는 문제점이 발생하였다. 따라서, 본 발명은 종래의 문제점을 해결하기 위해 조절 가능한 리프트와 수동 및 자동 플라이 휠로 구성하므로서, 운반 시에 힘이 많이 필요로 하는 비탈길에서의 물체운반도 쉽게 운반할 수 있도록 힘의 분배원리를 이용한 계단에서의 물건운반이 가능한 운반기구를 제안하고자 한다.-
68.
公开(公告)号:KR1019990052574A
公开(公告)日:1999-07-15
申请号:KR1019970072067
申请日:1997-12-22
Applicant: 한국전자통신연구원
IPC: H01R13/629
Abstract: 종래는 개발 시스템보드의 연동시험을 할 때, 각각의 집적회로(집적소자)들를 삽입한 후에 일률적으로 연동시험을 하였다. 그런데 그 때에 어느 부분의 오류시험이 필요할 때 의문시 되는 부분의 집적회로 핀을 연결소켓에서 제거하고 문제시되는 부분의 입출력신호 및 기타 관련 제어신호를 점검하였다. 이때 집적회로핀을 구부리고 또 펴고하므로 집적회로의 손상이 많고 시험함체기구(Rack)에 내장하여 측정시험할 때 다른 시스템에 오류의 영향을 줄 뿐 아니라 기타 측정기구와 연동하여 시험시에 많은 문제점이 있다. 그리고 종래에 이 문제점을 해결하고져 노렸하였으나 엷은 금속판에 의한 on/off역활을 하게 하므로 내구성 및 시험연결 측정시에 많은 문제점을 해결하기 위하여 집적회로부품의 연결핀을 연결/절단할 때에 기존의 집적회로핀의 손상을 주지않게 보조시험기구를 이용하여 시스템보드와 집적회로핀의 연결과 절단을 간편하게 하고 집적회로핀의 연결구멍의 개수를 조립식으로 연결할 수 있게 하므로서 시스템보드 개발시에 신호선마다의 신호를 편리하게 시험측정하는 집적회로핀 절단연결(on/off)이 용이한 집적회로소켓용 시험측정기구에 관한 것이다.
-
-
-
-
-
-
-
-