-
61.길이가 16200이며, 부호율이 4/15인 LDPC 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 64位符号映射和低密度奇偶校验码的位交换器,具有16200长度,4/15速率和使用该方法的方法公开(公告)号:KR1020160101391A
公开(公告)日:2016-08-25
申请号:KR1020150023860
申请日:2015-02-17
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2767 , H03M13/1105 , H04L1/0041 , H04L1/0071 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 64-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为16200,编码率为4/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于64符号映射的调制器的第二存储器。
-
62.길이가 64800이며, 부호율이 4/15인 LDPC 부호어 및 4096-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于4096符号映射和低密度奇偶校验的位交换器使用64800长度,4/15速率和使用该方法的方法公开(公告)号:KR1020160100671A
公开(公告)日:2016-08-24
申请号:KR1020150023416
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/271 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 4096-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为4/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,将交错码字提供给用于4096符号映射的调制器。
-
63.길이가 64800이며, 부호율이 3/15인 LDPC 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 256位符号映射和低密度奇偶校验码的位交换器,具有64800长度,3/15速率和使用该方法的方法公开(公告)号:KR1020160100666A
公开(公告)日:2016-08-24
申请号:KR1020150023410
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 256-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为3/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于256符号映射的调制器的第二存储器。
-
64.길이가 16200이며, 부호율이 2/15인 LDPC 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 64位符号映射和低密度奇偶校验码的位交换器,具有16200长度,2/15速率和使用该方法的方法公开(公告)号:KR1020160092351A
公开(公告)日:2016-08-04
申请号:KR1020150012877
申请日:2015-01-27
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2767 , H03M13/1165 , H03M13/255 , H03M13/2778 , H03M13/2792 , H04L1/0057 , H04L1/0071 , H04L2001/0093 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 64-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为16200,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于64符号映射的调制器的第二存储器。
-
65.길이가 64800이며, 부호율이 4/15인 LDPC 부호어 및 QPSK를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于QPSK和低密度奇偶校验的位交换器,具有64800长度,4/15速率和使用该方法的方法公开(公告)号:KR1020160089767A
公开(公告)日:2016-07-28
申请号:KR1020150009382
申请日:2015-01-20
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1102 , H03M13/1165 , H03M13/255 , H03M13/2778 , H03M13/616 , H03M13/6552 , H04L1/0041 , H04L1/0057 , H04L1/0058 , H04L1/0071 , H04L1/0076 , H04L2001/0093 , H03M13/2703
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 QPSK 변조를위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的实施例的比特交织器包括:第一存储器,其存储长度为64800,码率为4/15的LDPC码字; 处理器,其将LDPC码字与由LDPC码字的并行因子对应的大小的位组单元进行交织; 以及提供用于QPSK调制的调制器的交织码字的第二存储器。 因此,可以有效地分配突发错误。
-
公开(公告)号:KR1020160088232A
公开(公告)日:2016-07-25
申请号:KR1020150189638
申请日:2015-12-30
Applicant: 한국전자통신연구원
IPC: H04N21/2343 , H04N19/187 , H04N19/30
Abstract: 레이어드디비전멀티플렉싱을이용한스케일러블비디오컨텐츠방송장치및 방법이개시된다. 본발명의일실시예에따른스케일러블비디오컨텐츠방송장치는코덱미디어스트림을복수개의레이어들로나누어복수개의코덱레이어신호들을생성하는비디오코덱부; 상기코덱레이어신호들에대하여전송을위한변환을수행하는인캡슐레이션및 딜리버리부; 및상기복수개의코덱레이어신호들을서로다른파워레벨로결합하여레이어드디비전멀티플렉싱된방송신호를생성하는방송신호멀티플렉싱부를포함한다.
Abstract translation: 公开了使用分层复用的可扩展视频内容广播设备及其方法。 根据本发明的实施例,该设备包括:视频编解码器单元,将码媒体流分为多个层以产生多个编解码层信号; 封装和传送单元转换编解码器层信号以进行传输; 以及广播信号复用单元,其将编解码器层信号组合以具有彼此不同的功率电平,以产生分层复用广播信号。 本发明的目的是通过有效地复用可伸缩视频内容来向用户提供灵活和发展的广播服务。
-
67.길이가 16200이며, 부호율이 2/15인 LDPC 부호화기 및 이를 이용한 LDPC 부호화 방법 审中-实审
Title translation: 具有16200长度和2/15速率的低密度奇偶校验编码器及其使用方法公开(公告)号:KR1020160020990A
公开(公告)日:2016-02-24
申请号:KR1020140120008
申请日:2014-09-11
Applicant: 한국전자통신연구원
IPC: H03M13/11
CPC classification number: H03M13/1165 , H03M13/1185 , H04L1/0042
Abstract: LDPC 부호화기, 복호화기및 LDPC 부호화방법이개시된다. 본발명의일실시예에따른 LDPC 부호화기는길이가 16200이고부호율이 2/15인, LDPC 부호어를저장하기위한제1 메모리; 0으로초기화되는제2 메모리; 및패러티검사행렬(parity check matrix)에상응하는수열을이용하여상기제2 메모리에대한누적(accumulation)을수행하여, 정보비트들(information bits)에상응하는상기 LDPC 부호어를생성하는프로세서를포함한다.
Abstract translation: 公开了LDPC编码器,LDPC解码器和LDPC编码方法。 根据本发明的实施例,LDPC编码器包括:第一存储器,被配置为存储具有16200长度和2/15编码率的LDPC码字; 初始化为零的第二个内存; 以及处理器,通过使用与奇偶校验矩阵相对应的矩阵来执行第二存储器的累积处理,以生成与信息比特对应的LDPC码字。
-
68.길이가 64800이며, 부호율이 5/15인 LDPC 부호화기 및 이를 이용한 LDPC 부호화 방법 审中-实审
Title translation: 具有64800长度和5/15速率的低密度奇偶校验编码器及其使用方法公开(公告)号:KR1020160020989A
公开(公告)日:2016-02-24
申请号:KR1020140117504
申请日:2014-09-04
Applicant: 한국전자통신연구원
IPC: H03M13/11
CPC classification number: H03M13/1165 , H03M13/1185 , H04L1/0042 , H04L1/0043
Abstract: LDPC 부호화기, 복호화기및 LDPC 부호화방법이개시된다. 본발명의일실시예에따른 LDPC 부호화기는길이가 64800이고부호율이 5/15인, LDPC 부호어를저장하기위한제1 메모리; 0으로초기화되는제2 메모리; 및패러티검사행렬(parity check matrix)에상응하는수열을이용하여상기제2 메모리에대한누적(accumulation)을수행하여, 정보비트들(information bits)에상응하는상기 LDPC 부호어를생성하는프로세서를포함한다.
Abstract translation: 公开了LDPC编码器,LDPC解码器和LDPC编码方法。 根据本发明的实施例,LDPC编码器包括:第一存储器,被配置为存储长度为64800和5/15编码率的LDPC码字; 初始化为零的第二个内存; 以及处理器,通过使用与奇偶校验矩阵相对应的矩阵来执行第二存储器的累积处理,以生成与信息比特对应的LDPC码字。
-
69.
公开(公告)号:KR1020160006603A
公开(公告)日:2016-01-19
申请号:KR1020150094861
申请日:2015-07-02
Applicant: 한국전자통신연구원 , 한국해양대학교 산학협력단
CPC classification number: H04H20/423 , H04H20/42 , H04J11/004 , H04L1/0071 , H04L27/26 , H04L27/2613 , H04L27/3488 , H04L69/323 , Y02D70/00 , Y02D70/168
Abstract: 레이어드디비전멀티플렉싱을이용한방송신호송신장치및 방법이개시된다. 본발명의일실시예에따른방송신호송신장치는코어레이어신호및 인핸스드레이어신호를서로다른파워레벨로결합(combine)하여멀티플렉싱된신호를생성하는결합기; 상기멀티플렉싱된신호의파워를, 상기코어레이어신호에상응하는파워로낮추는파워노멀라이저; 상기코어레이어신호및 상기인핸스드레이어신호에함께적용되는인터리빙을수행하여타임인터리빙된신호를생성하는타임인터리버; 상기타임인터리빙된신호를이용하여방송신호프레임을생성하는프레임빌더; 및상기코어레이어신호에상응하는코어레이어및 상기인핸스드레이어신호에상응하는인핸스드레이어가공유하는파일럿신호를생성하는 OFDM 송신기를포함한다.
Abstract translation: 公开了使用分层复用来发送广播信号的装置和方法。 根据本发明的实施例,用于发送广播信号的装置包括:组合器,用于通过组合核心层信号和不同功率电平的增强层信号来产生多路复用信号; 功率归一化器,用于将复用的信号的功率降低到与芯层信号相对应的功率; 时间交织器,用于通过执行施加到核心层信号和增强层信号的交织来产生时间交织信号; 帧建立器,用于通过使用时间交织信号产生广播信号帧; 以及OFDM发送器,用于生成由与核心层信号相对应的核心层共享的导频信号和对应于增强层信号的增强层。
-
公开(公告)号:KR1020160004765A
公开(公告)日:2016-01-13
申请号:KR1020140083703
申请日:2014-07-04
Applicant: 한국전자통신연구원
CPC classification number: H04L1/0009 , H03M13/1102 , H04L1/0041 , H04L27/34
Abstract: 본발명은 64K LDPC 부호에대한 MOD/COD Reduction 방법을개시한다.
Abstract translation: 根据本发明,公开了一种用于64K LDPC码的MOD / COD降低方法。 该方法包括:步骤1,用于去除相同的吞吐量组合; 步骤2去除表现差的MOD / COD; 步骤3精确粒度。 因此,本发明提高了性能。
-
-
-
-
-
-
-
-
-