控制装置、存储装置及存储控制方法

    公开(公告)号:CN103389943A

    公开(公告)日:2013-11-13

    申请号:CN201310162562.1

    申请日:2013-05-03

    Applicant: 索尼公司

    Inventor: 麻生伸吾

    CPC classification number: G06F12/0246 G06F2212/7201 G06F2212/7207

    Abstract: 本发明涉及控制装置、存储装置及存储控制方法,该控制装置包括:控制单元,所述控制单元执行向存储器单元的数据写入控制,所述控制器单元中作为删除单位的物理块的尺寸大于作为最小写入单位的物理页的尺寸,所述控制单元生成表示写入目标物理块中物理页地址和逻辑地址之间的对应关系的逻辑和物理地址管理信息,以便执行控制,使得所述逻辑和物理地址管理信息被写入所述写入目标物理块中,其中数据通过写入控制被写入所述写入目标物理块中。

    控制装置、存储装置及存储控制方法

    公开(公告)号:CN103389942A

    公开(公告)日:2013-11-13

    申请号:CN201310160788.8

    申请日:2013-05-03

    Applicant: 索尼公司

    Inventor: 麻生伸吾

    CPC classification number: G06F12/0246 G06F2212/7201

    Abstract: 本公开涉及控制装置、存储装置及存储控制方法,其中,该控制装置包括控制单元,该控制单元进行对第一非易失性存储器的数据写入的控制,在该第一非易失性存储器中作为删除单位的物理块的尺寸大于作为最小写入单位的物理页的尺寸,并且该控制单元生成指示通过数据写入的控制写入有数据的写入目标物理块中的物理页地址和逻辑地址之间的对应关系的逻辑和物理地址管理信息,以便进行控制使得在每次将数据写入第一非易失性存储器时都将逻辑和物理地址管理信息存储在第二非易失性存储器中。

    信息处理装置
    64.
    发明公开

    公开(公告)号:CN103377162A

    公开(公告)日:2013-10-30

    申请号:CN201210332970.2

    申请日:2012-09-10

    Abstract: 为了尽可能有效地使用主存储器,本发明提供的信息处理装置包括主机装置和半导体存储装置。主机装置包括:主存储器,包括主机使用区域和写缓存区域;第1主机控制部;以及第2主机控制部。第1主机控制部在主机使用区域生成写数据,生成写入命令。第2主机控制部将所述写入命令移送到半导体存储装置,并且从主机使用区域读出写数据并移送到与写入命令所指定的逻辑地址相对应的写缓存区域的缓存行。半导体存储装置包括器件控制部,该器件控制部将在从主机装置接收的写入命令的执行时缓存到写缓存区域中的写数据移送到半导体存储装置,并写入到非易失性半导体存储器。

    用于数据恢复的方法以及用于数据恢复的装置

    公开(公告)号:CN102253868B

    公开(公告)日:2013-07-10

    申请号:CN201010278202.4

    申请日:2010-09-10

    CPC classification number: G06F11/1441 G06F12/0246 G06F2212/7201

    Abstract: 一种用于数据恢复的方法、用于数据恢复的装置以及用于快闪装置的数据恢复的方法。其中用于数据恢复的方法包括从主机获得第一数据;从存储器的多个页面选择第一页面用于储存第一数据;储存指示第一页面的物理地址的起始页面链接;将第一数据、指示下一个页面的物理地址的第一页面链接以及第一快闪转换层分段数据写入第一页面;从主机获得下一个数据;将下一个数据、指示后续页面的物理地址的下一个页面链接以及相应于下一个页面的快闪转换层分段数据写入下一个页面。本发明的效果之一在于,能够在电源突然关闭后恢复最新的FTL数据。

    更新用户数据的方法以及恢复用户数据的方法

    公开(公告)号:CN101901189B

    公开(公告)日:2013-05-29

    申请号:CN200910171708.2

    申请日:2009-08-26

    CPC classification number: G06F12/0246 G06F2212/7201

    Abstract: 一种更新用户数据的方法以及恢复用户数据的方法,其中,该用户数据与非易失性存储器阵列的多个逻辑地址以及多个物理地址关联,指针表存储在该非易失性存储器阵列中,其中,该指针表记录该多个逻辑地址与该多个物理地址的映射关系,该更新用户数据的方法包含:当逻辑地址对应的原始用户数据更新至已更新用户数据时,写入该已更新用户数据至该非易失性存储器阵列的存储器位置,其中,该存储器位置由物理地址所标示;以及建立指示信息,该指示信息指示出该逻辑地址与该物理地址之间映射关系。本发明提供的更新用户数据的方法以及恢复用户数据的方法,可以减少闪存中的指针表的更新时间,节省存储器中用于存储指针表的空间,进而提高整个系统的效能。

    非易失性存储装置及其操作方法

    公开(公告)号:CN103064641A

    公开(公告)日:2013-04-24

    申请号:CN201310046028.4

    申请日:2013-02-05

    Inventor: 张博 修宸

    CPC classification number: G06F12/0246 G06F2212/7201

    Abstract: 一种非易失性存储装置及其操作方法。将逻辑地址分群为多个逻辑地址群组。依据逻辑地址群组,将在主存储器内的映射表分割为多个子映射表。当非易失性存储装置处理主机的存取指令时,依据该存取指令的逻辑地址而从这些子映射表中选择对应子映射表。若所述对应子映射表为需重建,则重建所述对应子映射表,以及依据重建后的所述对应子映射表,转换该存取指令的逻辑地址以存取非易失性储存单元。

    闪存的控制器以及于闪存存取数据的方法

    公开(公告)号:CN101908378B

    公开(公告)日:2013-03-27

    申请号:CN200910168024.7

    申请日:2009-08-10

    Inventor: 杨宗杰

    CPC classification number: G06F12/0246 G06F2212/7201

    Abstract: 本发明涉及一种闪存的控制器,其包括一选择性映像器以及一错误修正码编码器;该选择性映像器接收一第一原始数据,依据多个随机序列分别处理该第一原始数据以产生多个第一映射数据,分别计算该等第一映射数据与一前次数据之多个互相关值,依据该等互相关值自该等第一映射数据中选取一最佳映射数据,并依据该最佳映射数据产生一输出映射数据;该错误修正码编码器依据该输出映射数据编码一第一错误修正码,以供储存于该闪存中。本发明还涉及一种于闪存存取数据的方法。本发明可通过改变储存于闪存中的数据的相关性,降低写入/读取数据的干扰,从而增进闪存所储存的数据的稳定度。

    信息处理装置、处理器及存储器管理方法

    公开(公告)号:CN101782871B

    公开(公告)日:2013-02-13

    申请号:CN201010003547.9

    申请日:2010-01-15

    Inventor: 大溝孝 国松敦

    Abstract: 本发明的一种方式的信息处理装置具备:地址发生部,在从处理器发生了对于非易失性存储器的写入的情况下,其以为了抑制写入位置的重复次数而使该写入位置偏移的方式生成写入地址;顺序发生部,其生成表示前述写入的新近性的顺序信息;以及写入控制部,其对由前述地址发生部生成的写入地址,与由前述顺序发生部生成的顺序信息对应地,存储写入信息。

Patent Agency Ranking