디지틀 대역 분할 주파수 변환에서의 필터 계수 배열 방법
    71.
    发明授权

    公开(公告)号:KR1019950002072B1

    公开(公告)日:1995-03-10

    申请号:KR1019920026120

    申请日:1992-12-29

    Abstract: The method reduces the storage capacity of filter coefficients, and speeds up the processing speed by reduction of mutiplication number. The array includes the complex filtering which has the 2:1 decimation to the real input data, the even number array of complex filter coefficients, the first coefficient of convolution calculation with "0", the odd number array of complex filter coefficients, the last coefficient of convoltion calculation with 0, and the imaginary filter coefficient computes the convolution calculation.

    Abstract translation: 该方法降低了滤波器系数的存储容量,并通过减少多路复用数来加快处理速度。 该阵列包括复数滤波,其具有对实际输入数据的2:1抽取,复数滤波器系数的偶数阵列,具有“0”的卷积计算的第一系数,复数滤波器系数的奇数数组,最后的 0的卷积系数计算,虚数滤波系数计算卷积计算。

    디지틀 대역 분할 주파수 변환에서의 필터 계수 배열 방법
    72.
    发明公开
    디지틀 대역 분할 주파수 변환에서의 필터 계수 배열 방법 失效
    在数字分频变换中安排滤波器系数的方法

    公开(公告)号:KR1019940017128A

    公开(公告)日:1994-07-25

    申请号:KR1019920026120

    申请日:1992-12-29

    Abstract: 본 발명은, 디지틀 필터를 이용한 대역 분할 및 주파수 복소변환율을 행하는 경우 하드웨어 복잡도를 줄이고 경제성을 살릴 수 있는 필터 계수의 효과적인 배열 방법에 관한 것이다.
    필터 계수에 대해 메모리의 한부분(제5도의 레지스터 A)에는 복소 필터 계수중 짝수 항만 배열하고, 컨볼루션 연산의 첫 항 제산이 사용될 계수는 0으로 하며, 메모리의 다른 부분(제5도는 레지스터 B)에는 북소 필터 계수 중 홀수 항만 배열하고 컨볼루션 연산의 마지막 항 계산에 사용될 계수는 0으로 하며, 복수 필터 계수중 실수 필터 계수(제5도의 rr(n)항들)를 허수 필터 계수(제5도의 ir(n)항들)보다 먼저 컨볼루션 연산에 사용되도록 한 것을 특징으로 한다.

Patent Agency Ranking