Abstract:
The ATM traffic monitor/protocol interpreting device comprises: a monitor/protocol interpreting unit having a measuring unit which has a physical layer connecting unit and a format processing function/traffic measuring unit to measure pure data on a traffic parameter; an interpretation processing unit which has a user interface unit and a statistical processing/protocol interpreting unit to traffic-statistical- process the data from the measuring unit and to interpret the protocol; and an interface bus for communicating the information between the measuring unit and the interpretation processing unit.
Abstract:
The circuit is for generating position data of path overhead and control signals to control VC-4 projection and STM-1 flaming. The circuit comprises a control signal generator(21) for generating signals to control signal interface and VC-4 projection, an ATM cell control unit(22) for storing ATM cell and for generating cell reception start signal, and an odd parity signal generator(23) for generating odd parity signal by using control signal, data parity and cell reception start signal.
Abstract:
The device comprises a video connecting unit for connecting an image signal; a first pre-input/pre-output unit for storing the image information in connection with the video connecting unit; a second pre-input unit for storing ATM adaptation layer-service data unit transmitted from the first pre-input/pre-output unit and a dividing and recoupling header, transmitting ATM layer adaptation layer-protocol data unit to the ATM layer, or dividing the ATM layer adaptation layer-protocol data unit into the header and the ATM adaptation layer-service data unit; a buffer controlling unit for monitoring the storage state in connection with the first and second pre-input unit and controlling the pre-output unit; a first counting unit for counting a count driving signal outputted from the buffer controlling unit; a division and recouple header generating unit for receiving the count signal and transmitting the dividing and recoupling header to the second pre-input unit; a division and recouple header detecting unit for receiving the output of the first counting unit and detecting the dividing and recoupling header among data transmitted from the division and recouple header generating unit and the second pre-input unit; and an image data compensating unit for compensating a damage data by checking an output order number of the division and recouple header detecting unit and transmitting the compensated data to the second pre-input unit.
Abstract:
The high speed method of a defect simulation in a VISI circuit comprises a first step of obtaining a normal output value and initializing the defect list of the output unit; a second step of checking the list if it has any cell having an identical group number; a third step of AND operating the defect bit of the selected cells if there are all operatable combinations; a fourth step of comparing a defect value with the normal output value, and if these two values are different from each other and there is any cell having the samel group number and defect value as the newly operated cell, OR operating two cells and if not, transferring only the newly operated cell to the output unit; and a fifth step of if there is any cell having the same group number and defect value as the transferred cell, OR operating two cells and if not, outputting the operated cell to the output unit and then returning to the second step.
Abstract:
The ATM layer function processor is commonly used to ATM network node, network terminal equipment, and terminal interface equipment. This equipment has the basic elements providing service board interface and puts the channel of user service data, OAM data of ATM layer and signaling data to independent sending/receiving buffers. The equipment consists of connection setup block(1), connection release block(2), ATM OAM block(3), cell configuration block(4), cell sending block(5), cell receiving block(6), VME bus interface(7), user plane(8), signal plane(9) and bus(10).
Abstract:
The communication protocol processing equipment enables the parallel processing function of analyzing of header field and user information field using user information buffer. This equipment provides distribution functions for real-time data, connectionless type data, signal data and management data as upper layer application. The equipment consists of header managers(11A, 11B, 11C), header comparison blocks(12A, 12B, 12C), a receiver status controller(13), an internal path setup controller(14), an external access controller(15), an internal user information buffer(16) and several buses.
Abstract:
본발명은 광대역 종합정보 통신망(B-ISDN)의 구성요소인 ATM(비동기전달방식) 망노드(PABX) 또는 망종단장치(B-NT)등에 공통으로 사용될 수 있는 ATM 셀 다중/역다중 장치 및 셀 처리 제어 방법에 관한 것으로, 여러 종류의 서비스 연결을 하나의셀 흐름으로 처리하며 UNI의 여러 전송라인으로 부터 들어오는 셀 흐름을 원하는 출력단에 보낼 수 있는 ATM 다중화 처리장치로서 광대역 종합정보 통신망을 구축하는데 소요되는 구성요소인 망노드, 망종단장치 등에 공통으로 사용될 수 있으며, 특히 제어부에서의 명령은 거의 클럭에 의한 명령이기 때문에 기능수행부(UPC처리기, QOS처리기, n×m다중/역다중기)를 포함한 전체 구성을 하드웨어로 구현할 수 있으며 처리속도도 매우 빠르게 된다. 또한 입력 셀 클럭과 제어부에서의 명령 클럭이 반드시 위상까지 같은 동기로 동작할 필요가 없기 때문에 이 장치를 중심으로 한 양쪽 망이 반드시 동기될 필요가 없어서 독립된 망 동기 관리가 가능하고 시스템의 운용 입/출력단수는 설계된다중/역다중화기의 입/출력단 수를 넘지 않는 범위내에서 사용될 수 있다.
Abstract:
본 발명은 ATM(Asynchronous Transger Mode) 전송방식을 이용하는 B-ISDN 가입자-망간 인터페이스에 위치하는 ATM 모니터/프로토콜 해석장치에 관한 것으로, 망종단장치/터미널 어댑터와 망종단장치간의 S B /T B 이터페이스로 중앙에 위치하여 물리매체와 연결되는 물리계층이 S B 인 경우에는 STM-1급, T B 인 경우에는 STM-4급으로 대체하고, 동일한 구조를 갖는 상위계층 기능을 이용함으로써 각 인터페이스에 대한 단말측과 망측간의 셀을 추출하여 이를 해석하는 해석수단(12)을 구비하여, B-ISDN 가입자-망간 인터페이스에 적용되는 여러가지 형태의 장치들을 개발함에 따라 양방향의 신호 셀을 모니터하고 해석함으로써 신호 메시지에 대한 신호 프로토콜 구현을 용이하게 할 수 있으며, 특정 정보에 관한 트래픽 통계정보를 제공함으로써 AAL계층 및 ATM 계층의 구현에 도움을 준다. 따라서 시험망을 구축하는 초기단계에 있어 개발도구로서 사용될 수 있으며 시험장치로의 여러가지 변환 응용을 용이하게 할 수 있는 효과가 있다.
Abstract:
본 발명은 광대역 종합정보통신망(B-ISDN)의 구성요소인 ATM(Asynchronous Transfer Mode) 망노드, 망종단 장치 및 단말 접속 장치 등에 공통으로 사용될 수 있는 ATM 다중화 처리 장치에 관한 것이다. 본 발명은 입력단에 존재하여 입력단에 들어오는 각 셀을 저장하는 기능과 셀의 일시적인 변위를 흡수, 제거하는 다수의 ATM 셀 입력수단(a)과 ATM 셀입력회로부(a)로부터 FRKR 입력버퍼(a2)에 저장된 셀의 갯수에 대한 저장레벨정보를 동시에 받아 각 입력버퍼에 송신 위해 대기중인 셀이 많은 입력단부로부터 송신을 결정하는 우선순위 엔코더(d)와, 상기 우선순위엔코더(d)로부터 보내온 셀의 헤더와 그 헤더가 속하는 입력포트번호를 가지고 변환 헤드를 출력으로 발생하는 연결테이블처리수단(e)과, 상기 연결테이블처리수단(e)으로부터 받은 변환헤더와 해당 연결정보를 보고 서비스 우선처리 순위에 따라 송신 순서를 정하며 완전한 셀을 만들기 위한 헤더 어셈블링 기능을 수행하는 ATM 셀 출력수단(f)과, 상기 ATM 셀 출력수단(f)에서 생성된 헤더를 송신하 고, 해당 페이로드를 송신제어하며 상기 각 구성 기능수단(a, d, e, f)의 동작을 제어하는 셀 전송제어수단(g)과, 상기 각 기능수단(a, d, e, f, g)의 타이밍 제어를 위한 클럭신호를 발생하는 클럭신호제어수단(h)을 구비하는 것을 특징으로 하는 우선순위처리 및 헤더 변환기능을 가진 ATM 다중화 처리장치를 특징으로 한다.