계산량을 감소기키기 위한 적응 방법
    71.
    发明公开
    계산량을 감소기키기 위한 적응 방법 无效
    适应方法减少计算量

    公开(公告)号:KR1019990043143A

    公开(公告)日:1999-06-15

    申请号:KR1019970064130

    申请日:1997-11-28

    Abstract: 본 발명은 적응필터에서 수렴 성능의 저하를 초래하지 않으면서 계산량을 줄이기 위한 적응 방법에 관한 것으로서, 필터의 계수를 적응하는데 입력신호의 평균값을 사용함으로서 곱셈연산의 필요성을 없애는 것이다. 즉, 새로운 입력신호가 들어오게 되면 N개의 입력신호의 평균값을 구하여 이 값을 잔류신호와 곱한 다음, 각 계수에 대한 적응은 이 곱셈 결과와 그 계수에 대응하는 입력신호의 Sign 및 스텝크기를 이용하여, 덧셈연산만을 수행하는 것으로서, 적응필터에 이 알고리듬을 사용하면 계산량은 Sign 알고리듬과 같은 정도로 줄어드는 반면 수렴속도는 LMS(Least Mean Square) 알고리듬과 거의 동일한 성능을 유지한다.

    고속 하다마드 변환기
    72.
    发明授权
    고속 하다마드 변환기 失效
    快速HARDMARD变压器

    公开(公告)号:KR100155515B1

    公开(公告)日:1998-11-16

    申请号:KR1019950039781

    申请日:1995-11-04

    Abstract: 본 발명은 하다마드 변환에 소요되는 시간을 단축하고 칩면적과 소비전력을 저감토록 한 고속 하다마드 변환기에 관한 것이다.
    이러한 본 발명은 입력 데이타를 다중화하는 제 1 다중화기와, 입력 데이타를 선입선출하는 제 1 선입선출 버퍼와, 제 1 선입선출기의 출력과 입력 데이타를 다중화하는 제 2 다중화기와, 제 1 다중화기의 출력데이타와 제 2 다중화기의 출력 데이타를 버터 플라이 연산하여 제 1 및 제 2 출력신호를 얻는 버터플라이 연산기와, 버터플라이 연산기에서 출력되는 제 2 출력신호를 선입선출하는 제 2 선입선출 버퍼로 프로세서를 구성하게 된다.

    저전송율 압축/복원을 위한 이차원 이산여현 변환기
    73.
    发明公开
    저전송율 압축/복원을 위한 이차원 이산여현 변환기 失效
    用于低速率压缩/重建的二维离散余弦变换器

    公开(公告)号:KR1019980050961A

    公开(公告)日:1998-09-15

    申请号:KR1019960069809

    申请日:1996-12-21

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    저전송율 압축/복원을 위한 이차원 이산 여현 변환기.
    2. 발명이 해결하려고 하는 기술적 과제
    적은 소자로 구성하여 회로 비용을 감소시키고, 정방향/역방향 이산 여현 변환기의 지연 시간을 줄이고자 함.
    3. 발명의 해결방법의 요지
    외부로부터 입력된 직렬 데이타와 2차 이산여현변환된 데이타중 하나를 선택하는 제1선택수단, 상기 제1선택수단으로부터 입력된 데이타에 따라 직/병렬 또는 병/직렬 변환하는 수단, 상기 직병렬 변환수단으로부터 입력된 병렬 데이타와 1차 이산여현 변환된 데이타 중 하나를 선택하는 제2 선택수단, 상기 제2선택수단으로부터 입력된 데이타를 일차원 이산 여현 변환하는 수단 및 상기 이산여현변환수단으로부터 입력된 데이타의 형태에 따라 열우선순위 또는 행우선순위의 병렬 데이타로 변환시켜 출력하는 저장수단을 구비함.
    4. 발명의 중요한 용도
    영상 데이타의 압축/복원 장치에 이용됨.

    버스라인 구동장치
    74.
    发明公开
    버스라인 구동장치 无效
    总线驱动器

    公开(公告)号:KR1019980047263A

    公开(公告)日:1998-09-15

    申请号:KR1019960065739

    申请日:1996-12-14

    Abstract: 본 발명은 버스라인 구동장치에 관한 것으로, VLSI에 있어서 동작 속도에 영향을 주지 않고 전력소비를 절감하기 위해 필요한 버스 세그먼트들만을 선택적으로 구동시키므로써, 글로벌 버스라인의 유효길이를 단축함에 따라 유효배선 용량을 줄어 들게하여 소비젼력을 절감할 수 있는 효과가 있다.

    씨피엘 로직을 이용한 고속 4-2 가산기의 구조
    76.
    发明公开
    씨피엘 로직을 이용한 고속 4-2 가산기의 구조 失效
    使用MPEG逻辑的高速4-2加法器的结构

    公开(公告)号:KR1019980045011A

    公开(公告)日:1998-09-15

    申请号:KR1019960063168

    申请日:1996-12-09

    Abstract: 승산기는 컴퓨터를 비롯한 여러 가지 디지틀 시스템에 있어서의 기본 연산기이고, 종래로부터 고속화 저소비전력화의 연구가 행해져 오고 있다. 이 승산기는 크게 나누어 부분적(partial product)의 생성 부분, 부분적의 가산을 행하는 가산 트리(tree), 병렬 승산기의 3 부분으로 나눌 수 있다. 승산기의 고속화에 관한 열쇠는 부분적(partial product) 가산과정의 고속화에 있다.
    본 발명은 월리스-트리(Wallace-Tree)의 가산 트리에 쓰이는 단위 가산기인 4-2 가산기(compressor) 회로의 고속화 및 소형화에 관한 것이다.

    양자화 오차를 이용한 음성 신호의 피치 검출 방법
    77.
    发明公开
    양자화 오차를 이용한 음성 신호의 피치 검출 방법 失效
    使用量化误差的语音信号音高检测方法

    公开(公告)号:KR1019980045010A

    公开(公告)日:1998-09-15

    申请号:KR1019960063167

    申请日:1996-12-09

    Abstract: 본 발명은 음성 신호 처리 방법에 관한 것으로, 포만트와 천이 진폭의 영향에 의해 정확한 검출이 어려웠던 종래의 시간 영역 피치 검출법의 문제점을 해결하기 위해 선형 PCM 데이터의 양자화 오차가 갖는 특성을 이용하여 주어진 프레임내의 음성 파형에 대해 음성 표본마다 상위 6비트로 양자화 하고, 이때의 양자화 오차를 구한 후, 이 양자화 오차에 대해 ±최대값을 유지하는 성분만 추출하고 나서, 자기 상관 함수식을 통해 주기성 강조를 수행하고, 주기성이 강조된 자기 상관 파형에 대히 문턱값 이상의 피크 피킹을 수행하여 피치 주기를 검출하며 검출된 피치 주기는 결정 논리를 거쳐서 최종적인 피치 값으로 확정되므로 측정의 정확도를 높일 수 있는 양자화 오차를 이용한 음성 신호의 피치 검출 방법이 제시된다.

    비충돌 저소비 전력형 스태릭 래치회로
    78.
    发明公开
    비충돌 저소비 전력형 스태릭 래치회로 无效
    非碰撞低功耗类型静态闩锁电路

    公开(公告)号:KR1019980039917A

    公开(公告)日:1998-08-17

    申请号:KR1019960059035

    申请日:1996-11-28

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    비충돌 저소비 전력형 스태틱 래치회로.
    2. 발명이 해결하려고 하는 기술적 과제
    종래의 스태틱 회로의 문제점인 데이타 충돌이 발생하지 않도록 하고, 따라서 소비전력을 감소시키고자 함.
    3. 발명의 해결방법의 요지
    외부의 클럭신호와 클럭바 신호의 제어에 의해 입력된 데이타를 데이타 유지노드로 전달하는 전달 게이트와 상기 데이타 유지노드의 전위 값을 반전시켜 출력하는 인버터와 외부의 클럭신호와 클럭바 신호의 제어에 의해 피드백된 상기 인버터의 출력값을 데이타 유지노드로 출력하는 피드백회로를 구비한 스태틱 래치회로에 있어서, 상기 전달 게이트에 입력되는 클럭신호와 클럭바 신호에 비해 상기 피트백회로에 입력되는 클럭신호와 클럭바 신호의 타이밍을 빨리 변화시켜 상기 전달 게이트가 도통되기전에 상기 피드백회로가 차단되도록 구성함.
    4. 발명의 중요한 용도
    저전력형 래치회로에 이용됨.

    줄길이 생성 방법
    79.
    发明公开
    줄길이 생성 방법 失效
    如何创建一条线的长度

    公开(公告)号:KR1019980039484A

    公开(公告)日:1998-08-17

    申请号:KR1019960058508

    申请日:1996-11-27

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    영상데이터 압축을 위한 줄길이 생성방법.
    2. 발명이 해결하려고 하는 기술적 과제
    영상 데이터의 압축에 이용되는 줄길이를 생성하는 방법을 제공함.
    3. 발명의 해결방법의 요지
    임시 저장 레지스터에 값을 셋팅하여 첫 번째 데이터와 나누어 각각의 데이터와 비교하는 단계와, 비교 결과 '0'인 경우에는 런의 값을 증가하고 '0'이 아닌 경우에는 영상데이터를 출력하는 중간 데이터 처리 단계와, 마지막의 데이터가 '1'이면 런 값을 출력하고, '1'이 아니면 상기 임시 저장 레지스터의 마지막 값을 출력하는 단계를 포함함.
    4. 발명의 중요한 용도
    영상데이터의 압축을 위한 부호화 장치에 이용됨.

    가변 복호화 코드 길이 생성회로
    80.
    发明公开
    가변 복호화 코드 길이 생성회로 失效
    可变解码码长生成电路

    公开(公告)号:KR1019980030137A

    公开(公告)日:1998-07-25

    申请号:KR1019960049511

    申请日:1996-10-29

    Abstract: 본 발명은 영상 데이터 압축 및 복원 장치에서 가변 길이의 복호와 코드 길이 생성 회로에 관한 것으로, 특히 허프만 테이블을 제로 데이터와 처음 1로 시작하는 데이터 그룹으로 나눈 후, 처음에 1로 시작하는 그룹만 하드웨어로 구현하여, 이를 다시 런 길이로 생성하는 가변 복호화 코드 길이 생성 회로에 관한 것이다.

Patent Agency Ranking