-
81.
公开(公告)号:JP5616333B2
公开(公告)日:2014-10-29
申请号:JP2011511626
申请日:2009-05-27
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
IPC: G06T15/00
CPC classification number: G06T15/005 , G06T17/20
-
公开(公告)号:JP5615927B2
公开(公告)日:2014-10-29
申请号:JP2012528890
申请日:2010-09-09
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
Inventor: ティー. サンダー ベンジャミン , ティー. サンダー ベンジャミン , ナラシンハ スワーミー バハラット , ナラシンハ スワーミー バハラット , プニヤムルタラ スワーミー , プニヤムルタラ スワーミー
IPC: G06F12/08
CPC classification number: G06F12/0862 , G06F12/0815 , G06F2212/6026
-
公开(公告)号:JP2017527031A
公开(公告)日:2017-09-14
申请号:JP2017509660
申请日:2015-08-11
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
Inventor: イー. ジェームズ マイケル , イー. ジェームズ マイケル , フリッカー ジャン−フィリップ , フリッカー ジャン−フィリップ
IPC: G06F15/177 , G06F15/163 , G06F15/173
CPC classification number: H04L41/0886 , G06F15/17387 , H04L41/0803 , H04L41/0806 , H04L41/16 , H04L45/48 , H04L67/10
Abstract: クラスタ計算サーバ(100)は、システムリセット又は他の構成イベントの後に構成される。設定のためにクラスタ計算サーバのファブリックの各ノード(101,102)は、構成のために、セルオートマトン内のセルとして用いられる。これにより、中央管理ユニットから構成情報を通信するための特別な構成ネットワークが不要になる。代わりに、ノードは、当該ノードにおけるソフトウェアサービスの正常な実行中にメッセージを通信するために用いられる同じファブリックインターコネクト(112)を用いて、構成情報を通信する。【選択図】図1
-
公开(公告)号:JP2017523383A
公开(公告)日:2017-08-17
申请号:JP2016558774
申请日:2015-06-23
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , エーティーアイ・テクノロジーズ・ユーエルシーAti Technologies Ulc , エーティーアイ・テクノロジーズ・ユーエルシーAti Technologies Ulc
Inventor: ジェイ. ガーネット アーロン , ジェイ. ガーネット アーロン , エイ. ハーシュバーガー ロバート , エイ. ハーシュバーガー ロバート , サンバムルティ スリラム , サンバムルティ スリラム , ディー. ナフチガー サミュエル , ディー. ナフチガー サミュエル , イー. トレスラー クリストファー , イー. トレスラー クリストファー , カン ショウチェン , カン ショウチェン , ピー. シャノン ジョセフ , ピー. シャノン ジョセフ , サイ バーナチョ クリシュナ , サイ バーナチョ クリシュナ , チンコリ アシュウィン , チンコリ アシュウィン , ジェイ. オースティン マイケル , ジェイ. オースティン マイケル , エフ. リーペ スティーブン , エフ. リーペ スティーブン , ビー. チーマ ウマイール , ビー. チーマ ウマイール
IPC: G01R31/28
CPC classification number: G06F1/32 , G01R19/0084 , G01R19/16552 , G01R31/40 , G01R35/005 , G06F1/26 , G11C29/021 , G11C29/028 , G11C29/56012
Abstract: 処理システム(100)は、処理システム内の1つ以上の位置に対応する1つ以上の第1の電圧を測定する1つ以上の電源モニタ(PSM)(200)を含む。この測定は、処理システムが1つ以上のコードループを実行することと同時に行われる。また、処理システムは、基準電圧と、1つ以上の第1の電圧と、の比較に基づいて、処理システムに供給される第2の電圧を変更する較正ロジック(135,705)を含む。基準電圧は、処理システムによる1つ以上のコードループの以前の実行に基づいて決定される。【選択図】図1
-
公开(公告)号:JP2017517043A
公开(公告)日:2017-06-22
申请号:JP2016554448
申请日:2015-02-27
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
Inventor: エイ. カプラン デイビッド , エイ. カプラン デイビッド , ロイ ウォーラー トーマス , ロイ ウォーラー トーマス , ペレス ロナルド , ペレス ロナルド
CPC classification number: G06F21/602 , G06F9/45558 , G06F12/1036 , G06F12/1408 , G06F21/53 , G06F2009/4557 , G06F2009/45583 , G06F2009/45587 , G06F2212/402
Abstract: プロセッサ(102)は、安全な情報を暗号で隔離するために、プロセッサのメモリアクセスパスのハードウェア暗号化モジュール(115)を用いる。いくつかの実施形態において、暗号化モジュールは、プロセッサのメモリコントローラ(110)(例えば、ノースブリッジ)に配置されており、メモリコントローラに提供されたメモリアクセスの各々は、アクセスが安全なメモリアクセス(メモリアクセスと関連した情報が暗号保護用に指定されていることを示すメモリアクセス)であるか否かを示している。暗号化モジュールは、安全なメモリアクセスに対して、メモリアクセスと関連したデータの(書き込みアクセスのための)暗号化又は(読み出しアクセスのための)復号化を実行する。【選択図】図1
-
公开(公告)号:JP2017502434A
公开(公告)日:2017-01-19
申请号:JP2016550676
申请日:2014-10-24
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
Inventor: イー. ワイドナー ロバート , イー. ワイドナー ロバート , イー. フライシュマン ジェイ , イー. フライシュマン ジェイ , シー. セドマック マイケル , シー. セドマック マイケル , エストリック マイケル , エストリック マイケル , マッゴーウェン リチャード , マッゴーウェン リチャード , テルぺス エミール , テルぺス エミール
CPC classification number: G06F9/3013 , G06F9/30036 , G06F9/30112 , G06F9/3017 , G06F9/384
Abstract: パックされたレジスタにアクセスする方法、装置及びシステムを提供する。パックされたレジスタの状態が追跡され、その状態に基づいてレジスタに直接アクセスできるか否かが決定され得る。レジスタに直接アクセスできない場合には、レジスタに直接アクセス可能になるように動作を行うことができる。この動作は、直接アクセス可能になるようにレジスタの物理ストレージを再構成するために少なくとも1つのuopの導入を含み得る。この動作は、物理レジスタの最下位ビットにデータを揃えること、又は、データパスにデータを揃えることを含み得る。また、この動作は、パックされたレジスタの状態を変更することを含み得る。【選択図】図3
Abstract translation: 如何访问打包寄存器提供的设备和系统。 跟踪包装寄存器的状态,直接访问寄存器状态的基础上,是否可以决定的。 如果不能直接访问寄存器可以进行操作,以允许对寄存器的直接访问。 该操作可以包括引入至少一个微指令的重构的物理存储寄存器直接成为可访问的。 该操作中,以对齐在所述物理寄存器的最低显著位的数据,或者可以包括数据对准的数据路径。 此外,该操作可以包括改变填充寄存器的状态。 点域
-
公开(公告)号:JP2016536666A
公开(公告)日:2016-11-24
申请号:JP2016519863
申请日:2014-10-06
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
Inventor: エム. ブランドル ケビン , エム. ブランドル ケビン
IPC: G06F12/00 , G06F12/16 , G11C11/406 , G11C11/407
CPC classification number: G11C11/40603 , G06F13/1605 , G06F13/1642
Abstract: データプロセッサは、メモリアクセスエージェントと、メモリコントローラと、を備える。メモリアクセスエージェントは、メモリに対する複数のアクセスを生成する。メモリコントローラは、メモリアクセスエージェントに接続されており、メモリの特性に基づく順序で複数のメモリアクセスをスケジュールする。メモリの特性には、所定の時間窓におけるメモリのロウに対するアクティベートコマンドの許容数を示すロウサイクルページ時間(tRCPAGE)が含まれる。【選択図】図3
Abstract translation: 数据处理器包括存储器访问剂,和存储器控制器。 存储器访问代理生成多个对存储器的访问的。 存储器控制器被连接到存储器访问代理,来调度在基于存储器的特性的顺序的多个存储器访问。 存储器的特性包括指示用于行存储器激活命令的允许数目(tRCPAGE)是在预定的时间窗周期行页面的时间。 点域
-
公开(公告)号:JP2016516227A
公开(公告)日:2016-06-02
申请号:JP2015559254
申请日:2014-02-06
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , ジェイ. コムラスチ スティーブン , ジェイ. コムラスチ スティーブン , ユスフォヴィック ジーニョ , ユスフォヴィック ジーニョ
Inventor: ジェイ. コムラスチ スティーブン , ジェイ. コムラスチ スティーブン , ユスフォヴィック ジーニョ , ユスフォヴィック ジーニョ
CPC classification number: H03K21/023 , G06F1/10 , H03K5/135 , H03K19/00346
Abstract: 集積回路のクロックツリーにおけるキャパシタンスから発生するノイズの管理に関連する方法、装置および製造技術が提供される。いくつかの実施形態において、方法は、第1の速度を有するクロックを第2の速度へ調整するための信号を受信することと、信号の受信に応じてクロックを第1の速度から第2の速度へランプさせることであって、クロックの周波数を、第1の速度と第2の速度との間の少なくとも1つの第3の速度へ変更することと、を含む。【選択図】図5
-
公开(公告)号:JP2015530683A
公开(公告)日:2015-10-15
申请号:JP2015535683
申请日:2013-09-20
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
Inventor: パパドポウロウ ミセル−ミルト , パパドポウロウ ミセル−ミルト , アール. スー リサ , アール. スー リサ , ジー. ケーゲル アンドルー , ジー. ケーゲル アンドルー , エス. ヌワン ジャヤセーナ , エス. ヌワン ジャヤセーナ , エム. ベックマン ブラッドフォード , エム. ベックマン ブラッドフォード , ケイ. ラインハルト スティーブン , ケイ. ラインハルト スティーブン
CPC classification number: G06F12/1027 , G06F9/4856 , G06F2212/654 , Y02D10/13 , Y02D10/24 , Y02D10/32
Abstract: コンピュータシステムにおけるコールド変換索引バッファ(TLB)ミスを回避するための方法および装置が提供される。典型的なシステムは、共通メモリアドレス空間を共有する少なくとも1つの中央処理装置(CPU)および1つ以上のグラフィックス処理装置(GPU)を有する異種計算システムとして構成されている。各処理装置(CPUおよびGPU)は、独立したTLBを有している。タスクを特定のCPUから特定のGPUへオフロードする場合には、変換情報が、タスク割り当てとともに送信される。変換情報は、GPUが、タスクを実行する前にアドレス変換データを1つ以上のGPUに関連付けられたTLBへロードすることができるようにする。GPUのTLBをプレロードすることは、そうでなければ本開示によってもたらされる利益なしに発生するであろうコールドTLBを、低減または回避する。【選択図】図4
Abstract translation: 为了避免冷翻译旁视缓冲器(TLB)的方法和装置在计算机系统中错过设置。 典型的系统被配置为具有共享公共存储器的地址空间(CPU)以及一个或多个图形处理单元(GPU)的至少一个中央处理单元的异构计算系统。 每个处理单元(CPU和GPU)具有单独的TLB。 当从一个特定的CPU到GPU特定任务卸载,转换信息与任务分配一起发送。 转换信息,GPU是能够执行任务前的TLB相关的地址转换数据加载到一个或多个GPU。 预加载TLB,冷TLB会发生,而不受本发明另外提供的益处的GPU,以减少或避免。 点域4
-
公开(公告)号:JP2015530647A
公开(公告)日:2015-10-15
申请号:JP2015526575
申请日:2013-07-31
Applicant: アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated , アドバンスト・マイクロ・ディバイシズ・インコーポレイテッドAdvanced Micro Devices Incorporated
Inventor: ブレーターニッツ マウリシオ , ブレーターニッツ マウリシオ , エイ. ロウリー キース , エイ. ロウリー キース , カミンスキー パトリック , カミンスキー パトリック , チェルノフ アントン , チェルノフ アントン
CPC classification number: G06F9/5072 , G06F11/3428 , G06F11/3476 , G06F11/3495 , G06F2201/865 , G06F2209/508
Abstract: 本開示は、クラウドコンピューティングシステム等のコンピューティングシステムをコンフィギュアするための方法及びシステムに関する。方法は、複数ノードのクラスタのコンフィギュレーションパラメータの複数の異なるセットに基づきコンピューティングシステムの複数ノードのクラスタ上でのワークロードの複数の実行を開始することを含む。コンフィギュレーションパラメータは、ワークロードコンテナの動作パラメータ、少なくとも1つのノードのブート時間パラメータ、及び、少なくとも1つのノードのハードウェアコンフィギュレーションパラメータの少なくとも1つを含む。方法は、更に、ワークロードの各実行に際してモニタされた複数ノードのクラスタの少なくとも1つの性能特性と、複数ノードのクラスタの少なくとも1つの所望の性能特性と、の比較に基づき、複数ノードのクラスタのためのコンフィギュレーションパラメータのセットを、コンフィギュレーションパラメータの複数の異なるセットから選択することを含む。方法は、更に、選択されたコンフィギュレーションパラメータのセットでコンフィギュアされた複数ノードのクラスタによる実行のために、ワークロードを複数ノードのクラスタに提供することを含む。【選択図】図1
-
-
-
-
-
-
-
-
-