Abstract:
A packet-based circuit band control method is provided to control the flow of received packet data by measuring the accumulation band and effective band of each subscriber and then comparing the measured accumulation band and effective band with the current band. The accumulation band time and effective band time are measured through a received packet(S205). A flow is registered through the flow state table search(S215). If the received packet is a controlled target packet, the state of the flow including the received packet is confirmed(S230). If the flow is registered, the operation of the flow is temporarily released and a flow state table is updated(S235). The effective band time is calculated through the received packet processing time(S250).
Abstract:
An apparatus and method for clock synchronization are provided to improve the frequency resolution of the clock by changing the phase of clock. The apparatus for clock synchronization comprises the clock generation board(100), the clock selection part(110), and the visual information generating unit(120) and an offset calculation unit(130). The reference clock is input to the clock generation board and the clock generation board outputs a plurality of clocks. A plurality of clocks has the different phase. The clock selection part outputs one among a plurality of clocks. The visual information generating unit produces the time related information of the selected clock. The offset calculation unit calculates the goal frequency offset. The frequency offset calculation is performed by using the visual information and sync message etc.
Abstract:
회선 트래픽과 패킷 트래픽을 패킷 교환망에서 통합하여 전달하는데 있어서, 기존 패킷 데이터 망과 호환성을 유지하면서 패킷 트래픽을 보다 효율적으로 처리하는 계층적 플로우 동적 관리 방법 및 장치가 개시된다. 본 발명의 계층적 플로우 동적 관리 방법은, 데이터 패킷을 수신하고, 수신된 데이터 패킷의 속성에 따라 상기 데이터 패킷을 분류하여 1단계 플로우를 생성하는 단계; 상기 분류된 각각의 플로우의 트래픽이 미리 설정된 제한 대역을 초과하는지의 여부를 판단하고, 제한대역초과된 플로우에 대해 각 플로우별 정책에 따라 패킷 폐기절차를 수행하거나 2단계 플로우를 생성하는 단계; 및 상기 2단계 플로우에 대해 2단계 플로우 정책에 따라 제2단계 플로우 처리를 수행하는 단계를 포함하는 것을 특징으로 한다. 이에 의해 대역을 초과하는 플로우 또는 폭주를 발생시키는 플로우에 대해서만 플로우를 다시 계층적으로 세분화하여 관리하기 때문에 복잡한 연산없이 세밀하게 플로우를 관리할 수 있다. 플로우, 트래픽, 관리
Abstract:
A time synchronization system and a method on the network are provided to reduce power consumption and calculation of a slave clock device by compensating for a time deviation of the slave clock device. A master clock transmits a time sync signal including first time(t1) information at which the master clock apparatus(100) transmits the time sync signal is periodically. The master clock device transmits time information signal including a fourth time(t4) information at which the master clock device according to the time information request signal from the slave clock device. A slave clock device(200) receives a time sync signal which is activated periodically or not when the clock of the slave clock device is need to be repaired. The slave clock device stores the second time(t2) information at which the time sync signal is received and transmits time request signal to the mast clock device. The slave clock device receives the response signal from the master clock device and stores the third time(t3) information at which time information request signal is stored. The slave clock device is synchronized by using the information of first time and the fourth time information.
Abstract:
본 발명은 비선형 보상 회로를 통한 위상 보간기(Phase Interpolator)를 이용한 다중 링크용 클럭/데이터 복원 장치 및 방법에 관한 것으로서, 2진 입력 데이터와 클럭 신호를 입력 받아 데이터와 클럭 신호 사이의 위상을 비교하는 위상 검출부, 위상 비교 결과를 위상 합성 제어 코드로 변환하는 위상 합성 제어부, 위상 보간부의 비선형적 특성을 보상하기 위해 제어 코드를 비선형성에 대한 역함수 형태인 전달함수의 결과인 전류 값으로 변환하여 출력하는 비선형 보상부, 다중 위상 클럭을 입력 받아 적절한 2개의 클럭을 선택하여 제어 코드에 대해 선형적 위상을 갖는 클럭 신호로 복원 클럭을 출력하는 위상 보간부로 구성된다. 본 발명은 제어 코드에 대한 위상 합성 회로의 출력인 클럭 신호의 위상 관계에서 선형성을 향상시키기 위해 비선형성의 역함수 형태의 전달함수를 갖는 비선형 보상 회로를 추가하여 복원 클럭의 해상도를 균일하게 유지하고 지터 성능의 저하를 감소시킨다. 비선형 보상회로, 위상 보간기, 데이터/클럭 복원
Abstract:
A method and a system for controlling a band in a subscriber network are provided to maintain switching throughput of an output band at almost maximum capacity by periodically or non-periodically recalculating a currently-applied limit band range according to the number of registered subscribers. If guarantee band class information by subscriber and limit band class information are updated in a subscriber network, increase and decrease of the number of subscribers designated according to each information and total usage band of the subscriber network are analyzed to newly determine the limit band by subscriber(S32,S33). On the basis of the determined limit band information, the amount of input traffics from each subscriber is controlled(S34).
Abstract:
복수의 멀티미디어 채널 전송 시스템 및 그 방법이 개시된다. 본 발명에 따른 복수의 멀티미디어 채널 전송 시스템은 n개의 멀티미디어 채널이 있는 계층 6, n개의 멀티미디어 채널 수 만큼 분리된 계층 5, 계층 4 및 계층 3과, 통합된 계층 2 및 계층 1을 포함하며, n개의 멀티미디어 채널을 분리된 계층 3에서 각각 IP 패킷으로 매핑하여 매핑된 IP 패킷을 전송하는 멀티미디어 서버, 멀티미디어 서버에서 전송되는 IP 패킷을 계층 3 스위치로 수신하여 전송하는 IP 통신망 및 통합된 계층 1 및 계층 2, n개의 멀티미디어 채널 만큼 분리된 계층 3, 계층 4, 계층 5 및 계층 6을 포함하며, IP 통신망에서 전송되는 IP 패킷을 계층 3에서 n개의 멀티미디어 채널로 분류 및 버퍼링하고, 계층 6에서 버퍼링된 멀티미디어 데이터를 정해진 복호 규칙에 따라 복호하는 다수의 멀티미디어 수신기를 포함하며, 계층 2 또는 3에서 채널별로 멀티미디어 데이터를 분류 및 저장하므로 재핑 타임을 크게 줄일 수 있으며 또한, 가입자의 모니터에 복수개의 화면을 동시에 제공할 수 있는 동시화면 서비스의 제공도 가능해진다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 가입자 구분을 위한 맥 주소 변환 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 가입자 망에서 가입자간 공평성을 유지하거나 가입자별 차별화 서비스 등의 제공을 위해 요구되는 가입자 구분을 위해 맥(MAC) 주소를 변환하는 맥 주소 변환 장치 및 그 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 가입자 구분을 위한 맥 주소 변환 장치에 있어서, 수신 프레임의 소스 맥 주소를 이용하여 소스 맥 주소의 변환 여부를 결정하기 위한 프레임 수신 수단; 스위치의 전반적인 제어 기능을 수행하기 위한 제어 수단; 상기 프레임 수신 수단에서 변환이 결정된 수신 프레임의 소스 맥 주소를 새로운 맥 주소로 변환하기 위한 변환 맥 주소 생성 수단; 상기 변환 맥 주소 생성 수단에서 생성한 변환 맥 주소와 소스 맥 주소 정보를 상응하여 저장하기 위한 변환 맥 주소 저장 수단; 상기 수신 프레임의 소스 맥 주소에 대한 학습과 룩업 기능을 수행하여 출력 포트 정보를 추출하기 위한 맥 주소 학습 및 룩업 수단; 상기 맥 주소 학습 및 룩업 수단으로부터의 출력 포트 정보에 따라 소스 맥 주소를 치환하여 출력 프레임을 구성하기 위한 맥 주소 치환 수단; 맥 주소를 저장하기 위한 맥 주소 저장 수단; 및 상기 출력 프레임을 송신하기 위한 프레임 송신 수단을 포함함. 4. 발명의 중요한 용도 본 발명은 다단의 이더넷 스위치로 구성된 가입자 망 등에 이용됨. 가입자 구분, 가입자간 공평성 유지, 가입자별 차별화 서비스, 맥(MAC) 주소 변환, 맥 주소 학습 및 룩업, 맥 주소 치환
Abstract:
본 발명은 CSIX 인터페이스를 지원하는 네트워크 프로세서를 탑재한 라인카드를 교체하여도 기존의 스위치 패브릭 모듈을 재사용 가능할 뿐만 아니라 동일한 스위치 패브릭 모듈을 추가함으로써 용량증대를 용이하게 할 수 있는 확장가능한 범용 스위치 패브릭 장치에 관한 것이다. 본 발명은, 라인카드에 탑재된 네트워크 프로세서와의 CSIX 인터페이스를 가지되, 상기 라인카드와 물리적으로 독립된 모듈로 구성되며, 상기 네트워크 프로세서로부터 전송된 트래픽을 후술하는 스위칭부로 포워딩하고 상기 스위칭부에서 출력된 트래픽을 상기 네트워크 프로세서로 전송하는 다수의 큐잉엔진부; 입력포트로 수신된 트래픽을 각 해당 출력포트로 스위칭하는 적어도 하나의 스위칭부; 및 상기 다수의 큐잉엔진부 및 상기 적어도 하나의 스위칭부 간의 인터페이스를 제공하는 백플레인을 포함한다. 본 발명에 따르면, 네트워크 프로세서 교체를 위한 라인카드 수정시에도 기존의 스위치 패브릭을 그대로 사용할 수 있고, 용량확장시에도 스위치 패브릭의 수정없이 기존의 것을 그대로 사용할 수 있어 이중화 및 용량확장이 용이하다.
Abstract:
본 발명은 클럭 신호의 연속성을 보장하는 클럭 신호 선택 장치 및 방법에 관한 것으로, 적어도 두 개 이상의 클럭 신호들의 위상을 지속적으로 제어하여 클럭 신호들의 위상을 항상 일치시켜준다. 그 결과, 액티브 클럭 신호와 스탠바이 클럭 신호 간에 주파수가 서로 다른 경우에도 절체시 출력 클럭 신호의 연속성이 유지되어, 안정된 클럭 신호를 제공할 수 있게 된다.