整合於半導體基板之電子裝置的製造方法及其相應裝置 METHOD FOR MANUFACTURING ELECTRONIC DEVICES INTEGRATED IN A SEMICONDUCTOR SUBSTRATE AND CORRESPONDING DEVICES
    2.
    发明专利
    整合於半導體基板之電子裝置的製造方法及其相應裝置 METHOD FOR MANUFACTURING ELECTRONIC DEVICES INTEGRATED IN A SEMICONDUCTOR SUBSTRATE AND CORRESPONDING DEVICES 审中-公开
    集成于半导体基板之电子设备的制造方法及其相应设备 METHOD FOR MANUFACTURING ELECTRONIC DEVICES INTEGRATED IN A SEMICONDUCTOR SUBSTRATE AND CORRESPONDING DEVICES

    公开(公告)号:TW200709305A

    公开(公告)日:2007-03-01

    申请号:TW095124809

    申请日:2006-07-07

    IPC: H01L

    Abstract: 一種垂直功率MOS電晶體於半導體基板之製造方法,此半導體基板包括具有第一型導電率之寬能隙的第一表面半導體層,其步驟包括:形成溝渠區域於第一表面半導體層中;填充具有第二型導電率之寬能隙的第二半導體層於溝渠區域中,以在第一表面半導體層中形成包含有第二型導電率之半導體部分;實施至少一第一型雜質離子植入於半導體部分中,以形成第二型導電率的植入本體區域;實施至少一第二型雜質離子植入於本體區域中,以形成至少一第一型導電率的源極區域於本體區域內;實施活化熱製程,其具適於完成本體與源極區域形成的低熱預算。

    Abstract in simplified Chinese: 一种垂直功率MOS晶体管于半导体基板之制造方法,此半导体基板包括具有第一型导电率之宽能隙的第一表面半导体层,其步骤包括:形成沟渠区域于第一表面半导体层中;填充具有第二型导电率之宽能隙的第二半导体层于沟渠区域中,以在第一表面半导体层中形成包含有第二型导电率之半导体部分;实施至少一第一型杂质离子植入于半导体部分中,以形成第二型导电率的植入本体区域;实施至少一第二型杂质离子植入于本体区域中,以形成至少一第一型导电率的源极区域于本体区域内;实施活化热制程,其具适于完成本体与源极区域形成的低热预算。

    整合於半導體基板之電子裝置的製造方法及其相應裝置 METHOD FOR MANUFACTURING ELECTRONIC DEVICES INTEGRATED IN A SEMICONDUCTOR SUBSTRATE AND CORRESPONDING DEVICES
    4.
    发明专利
    整合於半導體基板之電子裝置的製造方法及其相應裝置 METHOD FOR MANUFACTURING ELECTRONIC DEVICES INTEGRATED IN A SEMICONDUCTOR SUBSTRATE AND CORRESPONDING DEVICES 审中-公开
    集成于半导体基板之电子设备的制造方法及其相应设备 METHOD FOR MANUFACTURING ELECTRONIC DEVICES INTEGRATED IN A SEMICONDUCTOR SUBSTRATE AND CORRESPONDING DEVICES

    公开(公告)号:TW200707558A

    公开(公告)日:2007-02-16

    申请号:TW095124807

    申请日:2006-07-07

    IPC: H01L

    Abstract: 一種製造垂直功率MOS電晶體於寬能隙半導體基板上之方法,其中基板(10)包括寬能隙的表面半導體層(11),此方法包括步驟:形成一阻擋結構(12)於表面半導體層(11)上,並使表面半導體層(11)之複數個面積為暴露;實施至少一第一型摻雜物之第一離子植入於表面半導體層(11)中,以形成至少一深植入區域(14a);實施至少一第一型摻雜物之第二離子植入於表面半導體層(11)中;實施至少一第二型摻雜物之離子植入於表面半導體層(11)中;以及實施低熱預算之活化熱製程,以完成本體區域(16)、源極區域(18)以及深植入區域(14a)之形成。

    Abstract in simplified Chinese: 一种制造垂直功率MOS晶体管于宽能隙半导体基板上之方法,其中基板(10)包括宽能隙的表面半导体层(11),此方法包括步骤:形成一阻挡结构(12)于表面半导体层(11)上,并使表面半导体层(11)之复数个面积为暴露;实施至少一第一型掺杂物之第一离子植入于表面半导体层(11)中,以形成至少一深植入区域(14a);实施至少一第一型掺杂物之第二离子植入于表面半导体层(11)中;实施至少一第二型掺杂物之离子植入于表面半导体层(11)中;以及实施低热预算之活化热制程,以完成本体区域(16)、源极区域(18)以及深植入区域(14a)之形成。

    整合於半導體基材之多汲極式功率電子裝置及其相關製造方法 POWER ELECTRONIC DEVICE OF MULTI-DRAIN TYPE INTEGRATED ON A SEMICONDUCTOR SUBSTRATE AND RELATIVE MANUFACTURING PROCESS
    5.
    发明专利
    整合於半導體基材之多汲極式功率電子裝置及其相關製造方法 POWER ELECTRONIC DEVICE OF MULTI-DRAIN TYPE INTEGRATED ON A SEMICONDUCTOR SUBSTRATE AND RELATIVE MANUFACTURING PROCESS 审中-公开
    集成于半导体基材之多汲极式功率电子设备及其相关制造方法 POWER ELECTRONIC DEVICE OF MULTI-DRAIN TYPE INTEGRATED ON A SEMICONDUCTOR SUBSTRATE AND RELATIVE MANUFACTURING PROCESS

    公开(公告)号:TW200637003A

    公开(公告)日:2006-10-16

    申请号:TW095106475

    申请日:2006-02-24

    IPC: H01L

    CPC classification number: H01L29/66712 H01L29/0634 H01L29/0847 H01L29/1095

    Abstract: 本發明係有關於一種整合於一第一型導電性半導體基板中之功率電子裝置,其包括有複數個基本單元,每一此基本單元包括:一帶有第二型導電性之本體區域(40),其係形成於此形成於此半導體基板(100)中之第一型導電性中之一半導體層(20)內;一帶有此第二型導電性之行區域(50),其係形成於此本體區域之(40)下之半導體層(20)中;此元件之特徵在於,此半導體層(20)包括複數個彼此疊置之半導體層(21,22,23,24),其中每一層之電阻係與其他層之電阻不同,同時其特徵在於此行區域(50)包括複數個摻雜子區域(51,52,53,54),每一此摻雜子區域係位於此些半導體層(21,22,23,24)之一中,其中每一此摻雜子區域(51,52,53,54)中之電荷量係平衡此每一此摻雜子區域(51,52,53,54)所在之半導體層(21,22,23,24)中之電荷量。

    Abstract in simplified Chinese: 本发明系有关于一种集成于一第一型导电性半导体基板中之功率电子设备,其包括有复数个基本单元,每一此基本单元包括:一带有第二型导电性之本体区域(40),其系形成于此形成于此半导体基板(100)中之第一型导电性中之一半导体层(20)内;一带有此第二型导电性之行区域(50),其系形成于此本体区域之(40)下之半导体层(20)中;此组件之特征在于,此半导体层(20)包括复数个彼此叠置之半导体层(21,22,23,24),其中每一层之电阻系与其他层之电阻不同,同时其特征在于此行区域(50)包括复数个掺杂子区域(51,52,53,54),每一此掺杂子区域系位于此些半导体层(21,22,23,24)之一中,其中每一此掺杂子区域(51,52,53,54)中之电荷量系平衡此每一此掺杂子区域(51,52,53,54)所在之半导体层(21,22,23,24)中之电荷量。

    可接達於不同通訊協定之記憶體裝置 MEMORY DEVICE ACCESSIBLE WITH DIFFERENT COMMUNICATION PROTOCOLS
    6.
    发明专利
    可接達於不同通訊協定之記憶體裝置 MEMORY DEVICE ACCESSIBLE WITH DIFFERENT COMMUNICATION PROTOCOLS 审中-公开
    可接达于不同通信协定之内存设备 MEMORY DEVICE ACCESSIBLE WITH DIFFERENT COMMUNICATION PROTOCOLS

    公开(公告)号:TW200409140A

    公开(公告)日:2004-06-01

    申请号:TW092124462

    申请日:2003-09-04

    IPC: G11C

    CPC classification number: G06F13/4243

    Abstract: 本發明有關一種記憶體裝置,能經由數種通訊協定之存取,此等協定具有:.至少一雙介面,當其藉一個別之啟動信號而啟動時,均能解碼某一通訊協定,且耦合至一外接匯流排、地址匯流排以及資料匯流排,各介面接收一時序信號,用於產生一晶片啟動指令以及一寫入啟動指令,以及.針對使用介面之自動選擇電路,耦合至外接匯流排,且輸入時隨同時序信號及協定週期之開始信號,在協定之前言碼部分,比較傳輸之位元及對應於所支援之協定的不同前言碼之預設位元型態,根據傳輸前言碼序列之開始信號的邊緣部分,產生相關介面之啟動信號。

    Abstract in simplified Chinese: 本发明有关一种内存设备,能经由数种通信协定之存取,此等协定具有:.至少一双界面,当其藉一个别之启动信号而启动时,均能译码某一通信协定,且耦合至一外置总线、地址总线以及数据总线,各界面接收一时序信号,用于产生一芯片启动指令以及一写入启动指令,以及.针对使用界面之自动选择电路,耦合至外置总线,且输入时随同时序信号及协定周期之开始信号,在协定之前言码部分,比较传输之比特及对应于所支持之协定的不同前言码之默认比特型态,根据传输前言码串行之开始信号的边缘部分,产生相关界面之启动信号。

    電池充電裝置 BATTERY CHARGING DEVICE
    8.
    发明专利
    電池充電裝置 BATTERY CHARGING DEVICE 审中-公开
    电池充电设备 BATTERY CHARGING DEVICE

    公开(公告)号:TW200627747A

    公开(公告)日:2006-08-01

    申请号:TW094137406

    申请日:2005-10-26

    IPC: H02J

    CPC classification number: H02J7/0072 H02J7/0091

    Abstract: 本發明係描述一種適合於充電一電池之裝置,該裝置包括至少一第一電晶體(M10)及一第二電晶體(M20)。該等電晶體(M10,M20)係連接至一輸入電壓(Vin)且具有輸出端;該第一電晶體(M10)之輸出端係連接至該電池(LOAD)。該裝置包括用於驅動該等電晶體(M10,M20)之一電路(100),且該驅動電路(100)包括複數個第一裝置(CA1),適合於在該電池(LOAD)之充電階段期間,調節該電池中之電流(Iout)。該等第一裝置(CA1)適合於在該電池(LOAD)之充電階段期間,使該等電晶體(M10,M20)輸出端上之電壓保持相等。

    Abstract in simplified Chinese: 本发明系描述一种适合于充电一电池之设备,该设备包括至少一第一晶体管(M10)及一第二晶体管(M20)。该等晶体管(M10,M20)系连接至一输入电压(Vin)且具有输出端;该第一晶体管(M10)之输出端系连接至该电池(LOAD)。该设备包括用于驱动该等晶体管(M10,M20)之一电路(100),且该驱动电路(100)包括复数个第一设备(CA1),适合于在该电池(LOAD)之充电阶段期间,调节该电池中之电流(Iout)。该等第一设备(CA1)适合于在该电池(LOAD)之充电阶段期间,使该等晶体管(M10,M20)输出端上之电压保持相等。

Patent Agency Ranking