-
公开(公告)号:CN108964658A
公开(公告)日:2018-12-07
申请号:CN201810662683.5
申请日:2018-06-25
Applicant: 哈尔滨工业大学
Abstract: 基于锁相环和标准尺延迟线的时钟发生装置及其实现方法,属于时钟技术领域,本发明为解决现有技术仅能实现从频率到频率的转换的问题。本发明鉴频鉴相器的UP输出端和DN输出端分别连接电荷泵的UP输入端和DN输入端,电荷泵的电流输出端连接滤波器的电流输入端,滤波器的输出端连接压控振荡器的输入端,压控振荡器的时钟信号输出端同时连接第一分频器的时钟信号输入端和第二分频器的时钟信号输入端,第一分频器的Q输出端连接鉴频鉴相器的FB输入端,第一分频器的QN输出端连接标准尺延迟线的输入端,标准尺延迟线的输出端连接到鉴频鉴相器的FBN输入端,第二分频器的输出作为时钟发生装置的输出。本发明用于时钟计量。