字节序不同的处理器间共享数据的数据共享装置和处理器

    公开(公告)号:CN101373461A

    公开(公告)日:2009-02-25

    申请号:CN200810161018.4

    申请日:2004-03-18

    CPC classification number: G06F13/4013

    Abstract: 本发明提供一种在将大端字节序处理器与小端字节序处理器连接于总线上的情况下、由极简单的结构实现存储器数据共享的处理器及存储器共享装置。字节序不同的第1处理器(10)和第2处理器(20)均按第1处理器10的字节序的字节次序,经数据总线连接于所述存储器。地址变换部(21)在第2处理器(20)对幅度比数据总线小的数据访问共享存储器的情况下,变换地址的下位比特,以指向使数据总线中的相应数据位置逆转的位置,并输出到所述存储器。

    数据共享装置、在数据处理装置中共享数据的方法

    公开(公告)号:CN101373461B

    公开(公告)日:2010-12-08

    申请号:CN200810161018.4

    申请日:2004-03-18

    CPC classification number: G06F13/4013

    Abstract: 本发明提供一种在将大端字节序处理器与小端字节序处理器连接于总线上的情况下、由极简单的结构实现存储器数据共享的处理器及存储器共享装置。字节序不同的第1处理器(10)和第2处理器(20)均按第1处理器(10)的字节序的字节次序,经数据总线连接于所述存储器。地址变换部(21)在第2处理器(20)对幅度比数据总线小的数据访问共享存储器的情况下,变换地址的下位比特,以指向使数据总线中的相应数据位置逆转的位置,并输出到所述存储器。

    字节序不同的处理器间共享数据的数据共享装置和处理器

    公开(公告)号:CN100428214C

    公开(公告)日:2008-10-22

    申请号:CN200410030047.9

    申请日:2004-03-18

    Abstract: 本发明提供一种在将大端字节序处理器与小端字节序处理器连接于总线上的情况下、由极简单的结构实现存储器数据共享的处理器及存储器共享装置。字节序不同的第1处理器(10)和第2处理器(20)均按第1处理器10的字节序的字节次序,经数据总线连接于所述存储器。地址变换部(21)在第2处理器(20)对幅度比数据总线小的数据访问共享存储器的情况下,变换地址的下位比特,以指向使数据总线中的相应数据位置逆转的位置,并输出到所述存储器。

    AV同步系统
    4.
    发明公开

    公开(公告)号:CN101202828A

    公开(公告)日:2008-06-18

    申请号:CN200810000192.0

    申请日:2004-05-21

    CPC classification number: H04N21/2368 H04N21/4305 H04N21/4341

    Abstract: 在惯用的AV同步系统中,当作为主基准的流停止时,将不能同步校正系统时钟。由于即使在误差小的情况下也总是进行校正,所以开销大。另一方面,当误差大时,大幅度的校正会造成发生某种错误的感觉。在本发明中,当作为主基准的流停止时,预先注册有关主基准的优先级,考虑系统时钟的校正周期或在前误差,或发送包含有关主基准的信息的流,可以允许将其它进程用作主基准。因此,本发明提供的同步方法能够保持系统时钟校正。当校正误差大时,逐步的校正或参照可以给人以正常的感觉。此外,当校正误差小时省略校正或参照可以减少系统开销。

    字节序不同的处理器间共享数据的数据共享装置和处理器

    公开(公告)号:CN1532722A

    公开(公告)日:2004-09-29

    申请号:CN200410030047.9

    申请日:2004-03-18

    Abstract: 本发明提供一种在将大端字节序处理器与小端字节序处理器连接于总线上的情况下、由极简单的结构实现存储器数据共享的处理器及存储器共享装置。字节序不同的第1处理器(10)和第2处理器(20)均按第1处理器10的字节序的字节次序,经数据总线连接于所述存储器。地址变换部(21)在第2处理器(20)对幅度比数据总线小的数据访问共享存储器的情况下,变换地址的下位比特,以指向使数据总线中的相应数据位置逆转的位置,并输出到所述存储器。

    AV同步系统
    6.
    发明授权

    公开(公告)号:CN100593941C

    公开(公告)日:2010-03-10

    申请号:CN200810000192.0

    申请日:2004-05-21

    CPC classification number: H04N21/2368 H04N21/4305 H04N21/4341

    Abstract: 在惯用的AV同步系统中,当作为主基准的流停止时,将不能同步校正系统时钟。由于即使在误差小的情况下也总是进行校正,所以开销大。另一方面,当误差大时,大幅度的校正会造成发生某种错误的感觉。在本发明中,当作为主基准的流停止时,预先注册有关主基准的优先级,考虑系统时钟的校正周期或在前误差,或发送包含有关主基准的信息的流,可以允许将其它进程用作主基准。因此,本发明提供的同步方法能够保持系统时钟校正。当校正误差大时,逐步的校正或参照可以给人以正常的感觉。此外,当校正误差小时省略校正或参照可以减少系统开销。

    AV同步系统
    7.
    发明授权

    公开(公告)号:CN100370804C

    公开(公告)日:2008-02-20

    申请号:CN200410042469.8

    申请日:2004-05-21

    CPC classification number: H04N21/2368 H04N21/4305 H04N21/4341

    Abstract: 在惯用的AV同步系统中,当作为主基准的流停止时,将不能同步校正系统时钟。由于即使在误差小的情况下也总是进行校正,所以开销大。另一方面,当误差大时,大幅度的校正会造成发生某种错误的感觉。在本发明中,当作为主基准的流停止时,预先注册有关主基准的优先级,考虑系统时钟的校正周期或在前误差,或发送包含有关主基准的信息的流,可以允许将其它进程用作主基准。因此,本发明提供的同步方法能够保持系统时钟校正。当校正误差大时,逐步的校正或参照可以给人以正常的感觉。此外,当校正误差小时省略校正或参照可以减少系统开销。

    AV同步系统
    8.
    发明公开

    公开(公告)号:CN1607815A

    公开(公告)日:2005-04-20

    申请号:CN200410042469.8

    申请日:2004-05-21

    CPC classification number: H04N21/2368 H04N21/4305 H04N21/4341

    Abstract: 在惯用的AV同步系统中,当作为主基准的流停止时,将不能同步校正系统时钟。由于即使在误差小的情况下也总是进行校正,所以开销大。另一方面,当误差大时,大幅度的校正会造成发生某种错误的感觉。在本发明中,当作为主基准的流停止时,预先注册有关主基准的优先级,考虑系统时钟的校正周期或在前误差,或发送包含有关主基准的信息的流,可以允许将其它进程用作主基准。因此,本发明提供的同步方法能够保持系统时钟校正。当校正误差大时,逐步的校正或参照可以给人以正常的感觉。此外,当校正误差小时省略校正或参照可以减少系统开销。

Patent Agency Ranking