运动图像编码方法
    1.
    发明公开

    公开(公告)号:CN101682782A

    公开(公告)日:2010-03-24

    申请号:CN200980000171.1

    申请日:2009-01-20

    Abstract: 一种对运动图像进行编码的运动图像编码方法,包含:亮度变化判断步骤(S201),对在编码对象图片和用于参考的编码完毕图片之间,是否具有发生了规定的大小以上的亮度变化的可能性进行判断;平坦区域判断步骤(S202),判断编码对象块中的像素值的不均匀度是否比规定的阈值小;量化幅度决定步骤(S203),决定量化幅度的值,以使在被判断为具有发生了规定的大小以上的亮度变化的可能性(S201的“是”),且被判断为不均匀度比规定的阈值小的情况下(S202的“是”)的量化幅度的值,比在没有被判断为具有发生了规定的大小以上的亮度变化的可能性(S201的“否”),或者没有被判断为不均匀度比规定的阈值小的情况下(S202的“否”)的量化幅度的值小。

    图象信号处理装置
    2.
    发明公开

    公开(公告)号:CN1204111A

    公开(公告)日:1999-01-06

    申请号:CN98102958.2

    申请日:1998-06-10

    CPC classification number: H04N9/641 H04N5/126 H04N9/8722 H04N9/89

    Abstract: 为使由外部提供的帧信号的波动不致对生成原来的图象信号的同步信号产生影响,而抑制波动来保证TV画面在视觉上不致恶化。设置有,输出时钟信号的振荡装置,根据时钟信号对外部提供的场或帧信号的1周期时间进行计数的计数器,根据计数结果计算出1行内的时钟数的时钟数计算装置,比较计算时钟数与阀值的大小的比较装置,根据比较结果进行转换的转换装置,和根据由转换装置所确定的操作时钟数及由振荡装置输出的信号生成图象信号的同步信号的同步信号生成装置。

    运动图像编码方法
    3.
    发明授权

    公开(公告)号:CN101682782B

    公开(公告)日:2013-03-20

    申请号:CN200980000171.1

    申请日:2009-01-20

    Abstract: 一种对运动图像进行编码的运动图像编码方法,包含:亮度变化判断步骤(S201),对在编码对象图片和用于参考的编码完毕图片之间,是否具有发生了规定的大小以上的亮度变化的可能性进行判断;平坦区域判断步骤(S202),判断编码对象块中的像素值的不均匀度是否比规定的阈值小;量化幅度决定步骤(S203),决定量化幅度的值,以使在被判断为具有发生了规定的大小以上的亮度变化的可能性(S201的“是”),且被判断为不均匀度比规定的阈值小的情况下(S202的“是”)的量化幅度的值,比在没有被判断为具有发生了规定的大小以上的亮度变化的可能性(S201的“否”),或者没有被判断为不均匀度比规定的阈值小的情况下(S202的“否”)的量化幅度的值小。

    图象信号处理装置
    4.
    发明授权

    公开(公告)号:CN1096189C

    公开(公告)日:2002-12-11

    申请号:CN98102958.2

    申请日:1998-06-10

    CPC classification number: H04N9/641 H04N5/126 H04N9/8722 H04N9/89

    Abstract: 为使由外部提供的帧信号的波动不致对生成原来的图象信号的同步信号产生影响,而抑制波动来保证TV画面在视觉上不致恶化。设置有,输出时钟信号的振荡装置,根据时钟信号对外部提供的场或帧信号的1周期时间进行计数的计数器,根据计数结果计算出1行内的时钟数的时钟数计算装置,比较计算时钟数与阀值的大小的比较装置,根据比较结果进行转换的转换装置,和根据由转换装置所确定的操作时钟数及由振荡装置输出的信号生成图象信号的同步信号的同步信号生成装置。

    数据存储装置
    5.
    发明授权

    公开(公告)号:CN1082765C

    公开(公告)日:2002-04-10

    申请号:CN96104159.5

    申请日:1996-03-29

    CPC classification number: G06F11/1008 H03M13/29 H03M13/2909 H03M13/6566

    Abstract: 能高效率地使用通用DRAM作为数字数据的差错订正和修改处理时的存储器的数据存储装置。由DADM、DRAM存取部、和差错订正电路构成。被输入的数字数据首先在差错订正电路中进行差错订正处理,被赋于差错订正处理结果后被送给DRAM存取部。而后由DRAM存取部以页面方式对DRAM进行存取操作并加以存储。

    数据存储装置
    6.
    发明公开

    公开(公告)号:CN1138272A

    公开(公告)日:1996-12-18

    申请号:CN96104159.5

    申请日:1996-03-29

    CPC classification number: G06F11/1008 H03M13/29 H03M13/2909 H03M13/6566

    Abstract: 能高效率地使用通用DRAM作为数字数据的差错订正和修改处理时的存储器的数据存储装置。由DADM、DRAM存取部、和差错订正电路构成。被输入的数字数据首先在差错订正电路中进行差错订正处理,被赋于差错订正处理结果后被送给DRAM存取部。而后由DRAM存取部以页面方式对DRAM进行存取操作并加以存储。

Patent Agency Ranking