-
公开(公告)号:CN1870131B
公开(公告)日:2010-06-23
申请号:CN200610084442.4
申请日:2006-05-23
Applicant: 索尼株式会社
Inventor: 广濑寿幸
CPC classification number: H03M7/3086
Abstract: 字符串检索电路包括:用于将在每一个时钟周期中产生的用于指示与检索目标匹配的字符在字典中是否存在的匹配/不匹配信号延迟一个时钟周期的延迟电路(10);产生电路(2(i),3(i),5(i)和6(i)),用于预先产生假设在时钟周期中与检索目标匹配的字符在字典中存在的信号(ps1[i])以及假设在时钟周期中与检索目标匹配的字符在字典中不存在的信号(ps0[i])的这两种信号作为用于预测随后的某个时钟中检索结果的信号;以及选择电路(4)(i),用于根据被延迟电路(10)延迟的匹配/不匹配信号从两种信号中选择出具有正确假设的信号,其中,被选择电路(4)(i)选择的信号在下一个时钟周期中被使用。这样,在设置在使用LZ77方法的数据压缩电路内的字符串检索电路中,更快的字符串检索可以基于流水线过程被实现。
-
公开(公告)号:CN1870131A
公开(公告)日:2006-11-29
申请号:CN200610084442.4
申请日:2006-05-23
Applicant: 索尼株式会社
Inventor: 广濑寿幸
CPC classification number: H03M7/3086
Abstract: 字符串检索电路包括:用于将在每一个时钟周期中产生的用于指示与检索目标匹配的字符在字典中是否存在的匹配/不匹配信号延迟一个时钟周期的延迟电路(10);产生电路(2(i),3(i),5(i)和6(i)),用于预先产生假设在时钟周期中与检索目标匹配的字符在字典中存在的信号(ps1[i])以及假设在时钟周期中与检索目标匹配的字符在字典中不存在的信号(ps0[i])的这两种信号作为用于预测随后的某个时钟中检索结果的信号;以及选择电路(4)(i),用于根据被延迟电路(10)延迟的匹配/不匹配信号从两种信号中选择出具有正确假设的信号,其中,被选择电路(4)(i)选择的信号在下一个时钟周期中被使用。这样,在设置在使用LZ77方法的数据压缩电路内的字符串检索电路中,更快的字符串检索可以基于流水线过程被实现。
-
公开(公告)号:CN101458947A
公开(公告)日:2009-06-17
申请号:CN200810178669.4
申请日:2008-11-27
Applicant: 索尼株式会社
CPC classification number: G11B20/1879 , G11B20/1833 , G11B2020/1823 , G11B2020/183 , G11B2020/185 , G11B2220/91 , H03M13/1128
Abstract: 一种记录/再现设备,包括编码部件、解码部件和第一判断部件。所述编码部件配置为将待记录到记录介质上的数据加密为LDPC(低密度奇偶校验)码。所述解码部件配置为解码从记录介质读出的LDPC码。所述判断部件配置为基于从所述解码部件输出的块错误标记和迭代解码计数中的一个来判断具有记录错误的块。
-
公开(公告)号:CN1870441A
公开(公告)日:2006-11-29
申请号:CN200610084519.8
申请日:2006-05-25
Applicant: 索尼株式会社
Inventor: 广濑寿幸
CPC classification number: H03M7/3088
Abstract: 本发明提供了译码器电路和译码方法。译码器电路包括第一延时装置,用于延时从字典读出的单位数据;用于选择数据的选择装置;和第二延时装置,用于延时由选择装置选择的数据,其中来自第二延时装置的延时的数据被再次写入到字典,选择装置被提供以来自第一延时装置的延时的数据和来自第二延时装置的延时的数据,如果字典的写地址和读地址落入相应于第一和第二延时装置的延时量的预定的距离的范围内,则选择装置选择来自第二延时装置的延时的数据,以及在其它情形下,选择装置选择来自第一延时装置的延时的数据。
-
公开(公告)号:CN101458947B
公开(公告)日:2011-08-10
申请号:CN200810178669.4
申请日:2008-11-27
Applicant: 索尼株式会社
CPC classification number: G11B20/1879 , G11B20/1833 , G11B2020/1823 , G11B2020/183 , G11B2020/185 , G11B2220/91 , H03M13/1128
Abstract: 一种记录/再现设备,包括编码部件、解码部件和第一判断部件。所述编码部件配置为将待记录到记录介质上的数据加密为LDPC(低密度奇偶校验)码。所述解码部件配置为解码从记录介质读出的LDPC码。所述判断部件配置为基于从所述解码部件输出的块错误标记和迭代解码计数中的一个来判断具有记录错误的块。
-
-
-
-