-
公开(公告)号:CN103988454B
公开(公告)日:2016-11-23
申请号:CN201280051348.2
申请日:2012-09-25
Applicant: 株式会社巨晶片
Inventor: 陈寒达
CPC classification number: H04L5/0048 , H04B3/54 , H04B2203/5416 , H04L27/2613 , H04L27/263 , H04L27/2634
Abstract: 涉及本发明的发送装置(10)具备:生成包含发送数据的发送信号的生成单元和将在发送信号中附加了前同步信号的分组信号不进行正交调制而发送的发送单元。上述前同步信号既是OFDM信号也是按照规定的配置模式,在将前同步数据分配给各副载波而得到的频率区域的信号中,通过施行IFFT处理而生成的时间区域的信号中的、除了虚部信号的实部信号。而且,规定的配置模式表示,在将多个副载波,按中心频率的升序,使用从0到N‑1(N为整数)的整数赋予了编号的情况下,将前同步数据分配给赋予了N/2‑1以下的编号的各副载波中的任一个,将前同步数据不分配给赋予了大于N/2‑1的编号的副载波。
-
公开(公告)号:CN102740039B
公开(公告)日:2016-09-14
申请号:CN201210110594.2
申请日:2012-04-16
Applicant: 株式会社巨晶片
Inventor: 于欢
CPC classification number: H04N7/0105 , G09G5/005 , G09G5/39 , G09G2320/106 , G09G2340/02 , G09G2340/0428 , G09G2340/0435 , G09G2350/00 , H04N7/0132 , H04N7/014
Abstract: 提供了图像处理装置。示意性图像处理装置包括:存储器控制电路,用于将像素数据存储在帧存储器中;图像处理电路,用于对存储在帧存储器中的像素数据进行处理;以及输出电路,用于输出处理的像素数据。存储器控制电路将像素数据划分成高位部分以及低位部分,并且低位处理电路通过以下中的一个将低位部分存储在帧存储器中:(i)将像素数据的每一个的低位部分划分成n个单元部分并且在n个连续帧时段的每一个期间将n个单元部分的相应一个存储在帧存储器中以及(ii)将构成帧的每一个的像素划分成n个组并且在n个连续帧时段的每一个期间将n个组的相应一个组中的像素的像素数据的低位部分存储在帧存储器中。
-
公开(公告)号:CN103368608B
公开(公告)日:2016-08-31
申请号:CN201310103103.6
申请日:2013-03-28
Applicant: 株式会社巨晶片
Inventor: 马场荣治
IPC: H04B3/54
CPC classification number: H04L1/0042 , H04B3/54 , H04B3/542 , H04B2203/542 , H04L1/1678
Abstract: 本发明提供一种能在零交叉附近进行电力线通信的情况下、实现可靠性高的通信的技术。本发明的通信系统包括第1通信装置和与第1通信装置之间经电力线进行电力线通信的第通信装置,第1通信装置在包含零交叉定时(ZC1(ZC2、ZC3))的每个零交叉期间,变更零交叉期间内的发送定时(T1~T3),发送附加有错误检测符号的初始分组信号(KS)。第2通信装置根据对各初始分组信号的错误检测结果,从零交叉期间内的多个发送定时(T1~T3)中确定最佳通信定时,发送包含与该最佳通信定时相关的定时信息的ACK信号。之后,第1通信装置以根据定时信息而确定的零交叉期间内的最佳通信定时,发送数据分组信号。
-
公开(公告)号:CN103368607B
公开(公告)日:2016-08-17
申请号:CN201310103094.0
申请日:2013-03-28
Applicant: 株式会社巨晶片
Inventor: 陈寒达
IPC: H04B3/54
CPC classification number: H04B3/542 , H04B2203/542
Abstract: 本发明提供一种能在零交叉附近进行电力线通信的情况下、实现可靠性高的通信的技术。本发明的通信系统(1)包括第1通信装置(10)和与第1通信装置(10)之间经电力线进行电力线通信的第2通信装置(20),第1通信装置(10)将附加有错误检测符号的初始分组信号(KS)分别以零交叉定时附近的隔一定间隔的各基准定时(BT1~BT4)发送多次。第2通信装置(20)根据对接收到的各初始分组信号(KS)各自的错误检测结果,判定接收状态是否良好,在接收状态不良的情况下,以从初始分组信号(KS)接收后的基准定时(BT5)错开微小时间的定时(DT1)发送ACK信号(RS)。之后,第1通信装置(10)以距离该ACK信号(RS)的接收定时(DT1)一定间隔后的定时(DT2)发送数据分组信号(DS)。
-
公开(公告)号:CN105827235A
公开(公告)日:2016-08-03
申请号:CN201610032887.1
申请日:2016-01-19
Applicant: 株式会社巨晶片
Inventor: 仓升智明
IPC: H03K19/0185
Abstract: 本发明提供一种差分输出缓冲器。本发明的差分输出缓冲器具备差分输出电路、及作为差分输出缓冲器的复制电路的偏置电压生成电路。偏置电压生成电路通过运算放大器生成对流动于差分输出缓冲器的第1电流源及偏置电压生成电路的第2电流源的电流进行控制的偏置电压,以使偏置电压生成电路的第3内置电阻及第3外部电阻和第3开关之间的第3内部节点的电压与基准电压相等,所述基准电压与差分输出缓冲器的第1开关为导通状态时的第1内部节点的电压、或第2开关为导通状态时的第2内部节点的电压相等。
-
公开(公告)号:CN105809815A
公开(公告)日:2016-07-27
申请号:CN201610033098.X
申请日:2016-01-19
Applicant: 株式会社巨晶片
CPC classification number: G06K9/4604 , G06K9/3208 , G06K9/48 , G06K9/6202 , G06K9/627 , G07D5/005 , G07D7/2016
Abstract: 本发明涉及特征图像生成装置和判定装置以及特征图像生成方法和判定方法。提供了能够提高使用图像处理来判定对象物是否相当于比较对象时的判定精度的技术。基于对象物映现的拍摄图像11来生成示出该对象物的特征的特征图像20的特征图像生成装置31具备第一图像生成部40和第二图像生成部50。第一图像生成部40基于对象物映现的拍摄图像11来生成示出该对象物的第一图像24。第二图像生成部50生成将旋转第一图像24而得到的多个旋转图像合成后的旋转合成图像的至少一部分来作为特征图像20。
-
公开(公告)号:CN102195565B
公开(公告)日:2016-02-03
申请号:CN201110069654.6
申请日:2011-03-16
Applicant: 株式会社巨晶片
Inventor: 森良介
IPC: H03B28/00
CPC classification number: H03L7/0991
Abstract: 本发明涉及一种使用递推等式用于生成函数值的数控振荡器。振荡电路通过使用乘法器和加法器在各时钟周期的每个中都生成各函数值的当前一个,具有k个时钟周期时延的乘法器将在各时钟周期中的当前一个之前的j个周期的各个时钟周期的第一个时钟周期中生成的各函数值中的第一个乘以系数,且所述加法器将所述乘法器的输出与在各时钟周期的所述当前一个之前的1至i-1个周期中除了所述各时钟周期的所述第一个时钟周期以外的所述各时钟周期的各先前时钟周期中生成的所述各函数值中的至少一个相加,其中i是大于2的整数,j是大于1且小于i的整数,并且k是大于0且小于j的整数。
-
公开(公告)号:CN103563262B
公开(公告)日:2016-01-06
申请号:CN201280026137.3
申请日:2012-03-08
Applicant: 株式会社巨晶片
Inventor: 马场荣治
CPC classification number: H04B3/54 , H04B2203/5416 , H04B2203/542 , H04L27/2601
Abstract: 涉及本发明的通信系统具备:第一通信装置;以及与该第一通信装置之间进行将电力线作为传输路径的电力线通信的第二通信装置,第一通信装置具有:检测商用电源的零交叉定时的检测单元;以及将以OFDM方式调制的发送信号作为在零交叉定时发送的发送单元,所述发送单元在开始电力线通信时,最初将具有前同步信号的标题信号(HS)作为发送信号进行发送,在发送了标题信号(HS)之后,将不具有前同步信号的数据信号(DS)作为发送信号进行发送,第二通信装置具有:对接收的发送信号施行解调处理,并得到接收数据的接收处理单元。
-
公开(公告)号:CN103201638B
公开(公告)日:2015-08-05
申请号:CN201180055261.8
申请日:2011-05-23
Applicant: 株式会社巨晶片
Inventor: 松谷隆司
IPC: G01R21/06
CPC classification number: H02M3/156 , H02M3/158 , H02M7/2176
Abstract: 提供一种以削减成本等的样式可生成与功率关联的信息的电源装置。电源装置(6)包括电源电路(10)和功率信息生成单元(310)。电源电路(10)进行将施加给电压输入端子部(20)的输入电压(Vin)变换为规定电压值的电压(Vout)的电压变换,并将电压变换后的电压(Vout)输出到电压输出端子部(80)。所述电源电路(10)包括:切换单元(31),通过切换动作,进行对电压输入端子部侧的电压的斩波;和控制电路(32),控制切换单元(31)的切换动作。功率信息生成单元(310),基于切换动作的内容生成与从电压输出端子部(80)输出的功率关联的功率信息(PI)。
-
公开(公告)号:CN104754346A
公开(公告)日:2015-07-01
申请号:CN201410812901.0
申请日:2014-12-24
Applicant: 株式会社巨晶片
Inventor: 陈寒达
IPC: H04N19/184 , H04N19/42 , H04N19/176 , H04N19/186
CPC classification number: H04N19/176 , H04N19/115 , H04N19/124 , H04N19/14
Abstract: 公开了一种图像处理装置。得到能够通过确实地实现目标压缩率从而削减缓冲器容量并且能够通过将伴随压缩的画质的劣化抑制为最小限度从而提高画质的图像处理装置。解析部(8)根据帧的目标压缩率(1/G)来设定阈值(TH1)。另外,压缩部(4)通过对块属性值在阈值(TH1)以上的块应用压缩格式(FT1)从而对该块进行压缩,通过对块属性值不足阈值(TH1)的块应用压缩率比压缩格式(FT1)高的压缩格式(FT2)从而对该块进行压缩。
-
-
-
-
-
-
-
-
-