译码电路和使用该译码电路的显示装置

    公开(公告)号:CN100524400C

    公开(公告)日:2009-08-05

    申请号:CN200610075109.7

    申请日:2006-04-18

    CPC classification number: H03M7/04 H03M1/682 H03M1/765

    Abstract: 本发明提供一种译码电路和使用该译码电路的显示装置,其中将多比特输入数据(DIN)至少分为第1比特组(LBG)和第2比特组(UBG),根据第1比特组,分别利用第1子译码电路(SSD0-SSDk),从选择对象信号/电压组(SIG0-SIGk)中各选择1个选择对象信号/电压。接下来,根据第2比特组(UBG),从第1子译码电路所选择出的信号/电压中选择1个信号/电压,并将其传送到输出信号线(4)。第2子译码电路分别由1列开关列形成,只有1个开关列成为导通状态,并向输出信号线传送最终所选的信号/电压。由此,实现了能够以小占有面积来稳定高速地执行译码操作的译码电路。

    具有电流驱动型发光元件的显示装置

    公开(公告)号:CN100357997C

    公开(公告)日:2007-12-26

    申请号:CN200410047670.5

    申请日:2004-05-28

    Abstract: 提供一种具有电流驱动型发光元件的显示装置。根据生成对应于低位数据的第一输出电流(Io1)的模拟电流源电路(100)、和依据对应的数据位进行或停止对应于高位数据位的第二及第三输出电流(Io2及Io3)的生成的两个模拟电流源电路(70)的输出电流之和,供给与4位的显示信号对应的全部灰度范围的显示电流。模拟电流源电路(100)具有利用第一输出电流(Io1)的控制范围内的一点,补偿由晶体管特性离散引起的输出电流离散的校正功能。由此,在备有电流驱动型发光元件的显示装置中,不使制造工艺增加太多,通过抑制电路面积,能高精度地生成灰度显示用的显示电流。

    译码电路和使用该译码电路的显示装置

    公开(公告)号:CN1855185A

    公开(公告)日:2006-11-01

    申请号:CN200610075109.7

    申请日:2006-04-18

    CPC classification number: H03M7/04 H03M1/682 H03M1/765

    Abstract: 本发明提供一种译码电路和使用该译码电路的显示装置,其中将多比特输入数据(DIN)至少分为第1比特组(LBG)和第2比特组(UBG),根据第1比特组,分别利用第1子译码电路(SSD0-SSDk),从选择对象信号/电压组(SIG0-SIGk)中各选择1个选择对象信号/电压。接下来,根据第2比特组(UBG),从第1子译码电路所选择出的信号/电压中选择1个信号/电压,并将其传送到输出信号线(4)。第2子译码电路分别由1列开关列形成,只有1个开关列成为导通状态,并向输出信号线传送最终所选的信号/电压。由此,实现了能够以小占有面积来稳定高速地执行译码操作的译码电路。

Patent Agency Ranking