-
公开(公告)号:CN215183965U
公开(公告)日:2021-12-14
申请号:CN202121490248.2
申请日:2021-07-01
Applicant: 友达光电股份有限公司
IPC: H01L27/12 , H01L27/15 , H01L27/32 , G02F1/1362 , G09F9/33
Abstract: 一种像素阵列基板包括多条数据线、多条栅极线、多个像素结构、多条转接线及共用线。多条数据线在第一方向上排列。多条栅极线在第二方向上排列。多条转接线电性连接至多条栅极线,且在第一方向上排列。第一数据线具有第一部设置于第一像素结构的像素电极外,且位于第一像素结构的主动元件旁。在像素阵列基板的俯视图中,第一像素结构的主动元件具有相对的第一侧及第二侧,第一转接线设置于第一像素结构的主动元件的第一侧,且第一数据线的第一部及共用线设置于第一像素结构的主动元件的第二侧。