-
公开(公告)号:CN102611461A
公开(公告)日:2012-07-25
申请号:CN201210086285.6
申请日:2012-03-28
Applicant: 哈尔滨工业大学
IPC: H03M13/11
Abstract: 一种码率为1/2、信息位长度为1024bit的AR4JA码的译码器,涉及一种译码器,为了解决目前需要一种译码性损失小且复杂度相对低的AR4JA码译码器的问题。输入缓冲模块的存储信号发送给迭代译码模块,迭代译码模块的判决信号发送给输出缓冲模块,控制模块的控制信号分别发送给与输入缓冲模块、迭代译码模块和输出缓冲模块,输入缓冲模块的数据输入端用于接收待译码的数据信号,输出缓冲模块的数据输出端输出译码结果;迭代译码模块包括状态控制模块、3个校验节点处理单元CNU、5个变量节点处理单元VNU、译码判决模块和15个顺序读取交织存储器。它用于对码率为1/2、信息位长度为1024bit的AR4JA码译码。