-
公开(公告)号:CN113297104A
公开(公告)日:2021-08-24
申请号:CN202110665312.4
申请日:2021-06-16
Applicant: 无锡江南计算技术研究所
IPC: G06F12/1027
Abstract: 本发明为一种面向消息传递机制的地址转换装置及方法,包括:句柄代换表,包含每个句柄对应空间页表的指针,指针指向主存内连续物理地址空间的虚实代换页表;地址代换快表TLB,用于存储虚地址与物理地址的代换条目;脱靶处理部件,用于在地址代换脱靶时建立新的代换条目并存储到所说地址代换快表TLB中;主存页表,用于接收所述脱靶处理部件发出的页表读请求并返回物理页号。脱靶处理部件在地址代换脱靶时,将该次地址代换请求悬挂并向主存页表发出页表读请求,接收主存页表返回的物理页号,建立新的代换条目并装填到地址代换快表TLB中。本发明的优点是:地址转换及地址代换快表TLB的缺失装填通过硬件完成,无需CPU干预,提高了地址代换的效率。
-
公开(公告)号:CN110727612B
公开(公告)日:2021-01-15
申请号:CN201910846690.5
申请日:2019-09-09
Applicant: 无锡江南计算技术研究所
IPC: G06F12/0862
Abstract: 本发明涉及通信技术领域,特别设计一种基于精确预取的计算缓存装置及消息引擎。包括:记录缓存存储器,用于存储RDMA消息的条目信息;消息记录预取模块,用于在网络接口接收到RDMA消息数据包的最初执行消息预取操作,以确保所述RDMA消息数据包所属RDMA消息的条目信息位于所述记录缓存存储器中;消息记录计算模块,用于在RMDA消息数据包被写入内存后从所述记录缓存存储器中提取所述RMDA消息数据包所属RDMA消息的条目信息进行消息记录计算。由所述消息记录计算模块独立完成RDMA消息传输信息的计算操作,消息记录预取模块确保在所述消息记录计算模块计算之前其所需的数据已存储在记录缓存存储器中,提高了RMDA消息记录的计算处理效率。
-
公开(公告)号:CN110727612A
公开(公告)日:2020-01-24
申请号:CN201910846690.5
申请日:2019-09-09
Applicant: 无锡江南计算技术研究所
IPC: G06F12/0862
Abstract: 本发明涉及通信技术领域,特别设计一种基于精确预取的计算缓存装置及消息引擎。包括:记录缓存存储器,用于存储RDMA消息的条目信息;消息记录预取模块,用于在网络接口接收到RDMA消息数据包的最初执行消息预取操作,以确保所述RDMA消息数据包所属RDMA消息的条目信息位于所述记录缓存存储器中;消息记录计算模块,用于在RMDA消息数据包被写入内存后从所述记录缓存存储器中提取所述RMDA消息数据包所属RDMA消息的条目信息进行消息记录计算。由所述消息记录计算模块独立完成RDMA消息传输信息的计算操作,消息记录预取模块确保在所述消息记录计算模块计算之前其所需的数据已存储在记录缓存存储器中,提高了RMDA消息记录的计算处理效率。
-
公开(公告)号:CN113315664B
公开(公告)日:2023-07-11
申请号:CN202110665267.2
申请日:2021-06-16
Applicant: 无锡江南计算技术研究所
IPC: H04L41/14
Abstract: 本发明为一种消息处理芯片验证方法,包括以下步骤:S1:集中整合网络模型的节点资源,利用悬挂和条目进行节点消息的仿真;S2:给网络模型设置与待验证芯片端口数量相同的模拟端口数;S3:配置消息引擎,为不同类型的消息分配不同的悬挂,悬挂中的不同条目代表不同节点的不同消息;S4:模拟消息发送;S5:模拟消息接收。本发明的优点是:能够按照复杂网络接口芯片的验证要求,灵活高效地生成需要的消息序列,可以达到包级调控,支持多种类、高并发的验证需求,实现网络接口芯片较为完备的验证。系统在运行过程中,占用计算资源少,用时较短,能够提高网络接口芯片的验证效率。
-
公开(公告)号:CN113094320A
公开(公告)日:2021-07-09
申请号:CN202110445793.8
申请日:2021-04-25
Applicant: 无锡江南计算技术研究所
Abstract: 本发明实施例提供一种并行消息仲裁装置及方法,所述装置包括:消息预处理模块、快速队列模块、消息站台、均匀轮转仲裁模块、加权轮转仲裁模块、站台访问模块、消息拆包模块,其中,消息预处理模块用于将消息描述符分配到消息站台和快速队列模块,消息站台和快速队列中生成消息描述符对应的请求发送对仲裁模块,均匀轮转仲裁模块和加权轮转仲裁模块对消息站台id依次仲裁,消息拆包模块获取仲裁模块的仲裁结果,并通过消息站台访问模块访问消息站台,完成消息拆包信息的读写请求。采用本装置能够多进程消息的流量均衡,并且支持快速消息的优先调度,实现快速消息的低延时发送。同时尽可能节省硬件资源开销。
-
公开(公告)号:CN110688238B
公开(公告)日:2021-05-07
申请号:CN201910846465.1
申请日:2019-09-09
Applicant: 无锡江南计算技术研究所
Abstract: 一种分离存储的队列实现方法及装置,属于数字电路技术领域。本发明的方法包括:将片上队列和主存队列组成一条逻辑队列,片上队列位于逻辑队列的头部,主存队列位于逻辑队列的尾部;当片上队列非满且主存队列非空时,从主存队列头部读取条目到片上队列尾部。本发明的装置包括:写入控制模块、读取控制模块、主存队列管理模块、片上队列管理模块、片上队列存储器、主存队列条目预取模块、主存读写控制模块。本发明既能够保证队列有足够大的存储空间,同时又具有较快的访问速度。
-
公开(公告)号:CN110688238A
公开(公告)日:2020-01-14
申请号:CN201910846465.1
申请日:2019-09-09
Applicant: 无锡江南计算技术研究所
Abstract: 一种分离存储的队列实现方法及装置,属于数字电路技术领域。本发明的方法包括:将片上队列和主存队列组成一条逻辑队列,片上队列位于逻辑队列的头部,主存队列位于逻辑队列的尾部;当片上队列非满且主存队列非空时,从主存队列头部读取条目到片上队列尾部。本发明的装置包括:写入控制模块、读取控制模块、主存队列管理模块、片上队列管理模块、片上队列存储器、主存队列条目预取模块、主存读写控制模块。本发明既能够保证队列有足够大的存储空间,同时又具有较快的访问速度。
-
公开(公告)号:CN110677278A
公开(公告)日:2020-01-10
申请号:CN201910853039.0
申请日:2019-09-10
Applicant: 无锡江南计算技术研究所
IPC: H04L12/24 , H04L12/801 , H04L12/803
Abstract: 本发明涉及消息处理技术领域,特别涉及一种消息处理机。包括多个网络端口、多个消息引擎和多个控制端口;所述多个消息引擎与所述多个控制端口全交叉互连,以通过所述控制端口供主机处理器访问;所述多个消息引擎与所述多个网络端口全交叉互连,以通过所述网络端口发送数据。通过多控制通道、多消息引擎、多网络端口的交叉互连,可以提升消息的性能和可靠性。
-
-
-
-
-
-
-