行驱动脉冲的相位控制器及其控制方法

    公开(公告)号:CN1293865A

    公开(公告)日:2001-05-02

    申请号:CN00800054.9

    申请日:2000-02-15

    CPC classification number: H04N5/126 H04N5/46

    Abstract: 公开了一种馈送到提供行偏转脉冲的行偏转电路中的行驱动脉冲的相位控制器及其控制方法。鉴频器通过检测行同步信号的频率识别视频输入信号的格式。基准相位发生器基于从鉴频器的输出产生基准相位信号。锯齿波发生器响应鉴频器的输出产生锯齿波信号。相位差电压检测器响应基准相位信号和行偏转脉冲之间的相位差输出相位差电压。相位控制信号发生器应用相位差电压和锯齿波信号产生相位控制信号。行驱动脉冲发生器输出具有响应相位控制信号的相位的行驱动脉冲。如上所构造的相位控制器和相位控制方法能够在视频显示装置中实现行驱动脉冲的稳定的相位控制。

    上/下枕形失真校正电路
    16.
    发明授权

    公开(公告)号:CN1026281C

    公开(公告)日:1994-10-19

    申请号:CN92113363.4

    申请日:1992-11-26

    Inventor: 安藤仁

    CPC classification number: H04N3/2335

    Abstract: 一枕形失真校正电路,它具有一对电路单元,除传统电压/电流变换器(11)、乘法器(13)和放大器电路(15)外,各电路单元还具有用于分别对垂直锯齿波信号的上部和下部采样的第一和第二差分比较器电路(2,3)用于对第一和第二差分比较器电路(2,3)的输出平方的第一和第二乘法器电路(4,5)及第一和第二幅度调节电路(6,8),两个幅度调节电路(6,8)的两个输出经加法器(10)加到放大器电路(15),这样可单独地对上和下枕形失真校正。

    电容性负荷驱动电路和等离子体显示面板

    公开(公告)号:CN101399002A

    公开(公告)日:2009-04-01

    申请号:CN200810168915.8

    申请日:2008-09-27

    Abstract: 一种电容性负荷驱动电路和等离子体显示面板,其中扫描驱动部(202)包括:移位寄存器部(11),接受扫描数据信号(8)和扫描时钟信号(9);多个脉冲宽度控制电路(211),分别接受移位寄存器部(11)的输出信号和负极性脉冲宽度控制信号(220),分别输出使用负极性脉冲宽度控制信号(220)控制了脉冲宽度的信号;消隐部(12),接受多个脉冲宽度控制电路(211)的输出信号和消隐信号(10);以及多个高电压输出部,对通过消隐部(12)输入的多个脉冲宽度控制电路(211)的各输出信号进行放大,将控制了脉冲宽度的负极性脉冲依次输出到扫描电极。由此提供一种能够与时钟频率的上升对应,并且能够分别调整施加到扫描电极的负极性脉冲的宽度的PDP。

    驱动电路
    20.
    发明公开

    公开(公告)号:CN1744175A

    公开(公告)日:2006-03-08

    申请号:CN200510097814.2

    申请日:2005-08-30

    Abstract: 本发明提供一种即使自低压电源供给的电源电压VDD比推荐工作电源电压低,也能够防止CMOS输出部的穿通电流发生的驱动电路。该驱动电路包括:电平移位部(13)和CMOS输出部(14),其中电平移位部(13)具有源极与高压电源连接、漏极与IN4连接、栅极与IN5连接的P型MOS晶体管(2),源极与高压电源连接、漏极与IN5连接、栅极与IN4连接的P型MOS晶体管(3),源极接地、漏极与IN4连接、栅极接收低压信号的N型MOS晶体管(5),以及源极接地、漏极与IN5连接的N型MOS晶体管(6);CMOS输出部(14)具有P型MOS晶体管(1)及N型MOS晶体管(4);P型MOS晶体管(2)的驱动电流比N型MOS晶体管(5)的驱动电流大。

Patent Agency Ranking