信息处理装置及方法和记录了信息处理程序的记录介质

    公开(公告)号:CN101082869A

    公开(公告)日:2007-12-05

    申请号:CN200710106429.9

    申请日:2007-05-29

    Inventor: 川本琢二

    CPC classification number: G06F9/3851

    Abstract: 本发明公开了一种信息处理装置、信息处理方法和记录了信息处理程序的计算机可读取的信息记录介质,可以控制优先度使各线程自主分布地将记录部的信息记录量最优化,并使作为整体的处理负载得到优化而无额外开销。存储部(104)存储信息,CPU(103)执行包含向存储部(104)写入信息的写入处理和从存储部(104)读出信息的读出处理在内的线程,在执行了写入处理时或执行了读出处理时的至少一种情况下,基于存储部(104)所存储的信息量控制线程的优先度。

    一种编译程序、一种存储编译程序的计算机可读存储媒体、一种编译方法和编译单元

    公开(公告)号:CN1820252A

    公开(公告)日:2006-08-16

    申请号:CN200380108378.3

    申请日:2003-12-26

    Abstract: 本发明涉及编译程序、存储该程序的计算机可读存储媒体、编译方法和编译单元,其目的是自动生成重入目标程序。为实现这一目的,地址保存程序生成器16a生成地址保存程序,用于保存调用程序模块的数据区地址;地址设置程序生成器16b生成地址设置程序,用于设置其它程序模块的数据区地址;转移程序生成器16c生成转移程序,用于从调用程序模块转移到其它程序模块;地址复位程序生成器16d生成地址复位程序,用于阅读和复位保存的数据区地址;以及存取程序生成器16e生成存取程序,用于利用相对地址从设置数据区地址存取其它程序模块的数据区。

    用于断点设定的装置和方法

    公开(公告)号:CN1437110A

    公开(公告)日:2003-08-20

    申请号:CN03104230.9

    申请日:2003-02-08

    CPC classification number: G06F11/3624 G06F11/3648

    Abstract: 公开了一种断点设定装置,能够设定断点,不需给程序员增加负担。该断点设定装置包括一个被编辑的行表管理器115,用于管理源代码中被编辑的行的地址,和一个断点设定/禁止子单元106,其用于在被编辑的行表管理器115中存储的地址设定断点。该断点设定装置在程序员进行编辑的每一行上设定一个断点,不需要程序员给出任何特定指令。

    内容检索装置、内容检索方法

    公开(公告)号:CN102640122B

    公开(公告)日:2015-10-21

    申请号:CN201180004477.1

    申请日:2011-08-10

    CPC classification number: G06F16/27

    Abstract: 播放器(内容检索装置)(4)将取得的第一元数据(连续序号100号)和存储单元中的与100号对应的第一元数据进行比较,若判断为不一致(S45,S46:否),则本次取得与连续序号99号对应的第一元数据。并且,将取得的第一元数据与存储单元中的与100号对应的第一元数据进行比较,若判断为一致(S45,S46:是),则播放器(4)从服务器(8)取得与连续序号99号对应的内容并开始再现。

    数据存储器高速缓存装置及数据存储器高速缓存系统

    公开(公告)号:CN100382050C

    公开(公告)日:2008-04-16

    申请号:CN200410030189.5

    申请日:2004-03-19

    Inventor: 川本琢二

    CPC classification number: G06F12/0875

    Abstract: 一种数据存储器高速缓存装置,其高速缓存单元(117),以16字节宽的行单位对主存储装置(131)进行数据的读写,以各行所含的4字节宽的小区域单位对MPU(113)进行数据的读写。在MPU(113)执行push命令时,若包含保持应向MPU(113)输入的数据之小区域的行中产生高速缓存错误(S1中为“否”),则高速缓存单元(117)释放该行(S301)。在应写入从MPU(113)送来的数据的小区域与地址大的侧即写入早侧的行边界相邻时(S56中为“是”),则高速缓存单元(117)不进行回填,在该小区域与行边界不相邻时(S56中为“否”),则进行回填(S21)。这样,可以使存储器存取速度提高。

    数据存储器高速缓存装置及数据存储器高速缓存系统

    公开(公告)号:CN1532709A

    公开(公告)日:2004-09-29

    申请号:CN200410030189.5

    申请日:2004-03-19

    Inventor: 川本琢二

    CPC classification number: G06F12/0875

    Abstract: 一种数据存储器高速缓存装置,其高速缓存单元(117),以16字节宽的行单位对主存储装置(131)进行数据的读写,以各行所含的4字节宽的小区域单位对MPU(113)进行数据的读写。在MPU(113)执行push命令时,若包含保持应向MPU(113)输入的数据之小区域的行中产生高速缓存错误(S1中为“否”),则高速缓存单元(117)释放该行(S301)。在应写入从MPU(113)送来的数据的小区域与地址大的侧即写入早侧的行边界相邻时(S56中为“是”),则高速缓存单元(117)不进行回填,在该小区域与行边界不相邻时(S56中为“否”),则进行回填(S21)。这样,可以使存储器存取速度提高。

Patent Agency Ranking