半导体装置以及使用它的携带电话

    公开(公告)号:CN1898663A

    公开(公告)日:2007-01-17

    申请号:CN200580001336.9

    申请日:2005-03-28

    CPC classification number: G06F15/7832

    Abstract: 半导体装置(100)包括:具有内部CPU(113)的处理器部(110)、内部接口部(130)、经由接口单元(143)连接外部CPU(201)的外部接口部(140)、多个处理电路(121~126)以及连接控制电路(180)。内部接口部(130)具有与内部CPU(113)连接的第一总线(191)、经由接口单元(143)与外部CPU(201)连接的第二总线(192)、对多个处理电路(121~126)的每一个连接到第一总线(191)或第二总线(192)进行选择的选择电路(131~136)。选择电路(131~136)的选择,由连接控制电路(180)按照内部CPU(113)或者外部CPU(201)的命令进行控制。各个处理电路(121~126)可由内部CPU(113)或者外部CPU(201)进行控制。

    总线仲裁器
    13.
    发明授权

    公开(公告)号:CN1249594C

    公开(公告)日:2006-04-05

    申请号:CN200410001309.9

    申请日:2004-01-06

    CPC classification number: G06F13/3625

    Abstract: 提供一种总线仲裁器,其中,时隙分派周期寄存器存储由预定的时隙数规定的时隙分派周期,预约时隙寄存器存储预先分配给执行实时处理的VCE的预约时隙数。预约时隙寄存器存储预先分配给执行实时处理的ACE的预约时隙数。剩余预约时隙寄存器存储从时隙分派周期中减去VCE及ACE的预约时隙数所得的结果。通过从外部监控剩余预约时隙寄存器,能够预先判定时隙数的不足是否会破坏以后要执行的处理。

    数据处理系统
    14.
    发明授权

    公开(公告)号:CN1245030C

    公开(公告)日:2006-03-08

    申请号:CN03147176.5

    申请日:2003-07-08

    CPC classification number: H04N19/436 H04N19/423 H04N19/61

    Abstract: 提供一种数据处理系统。处理器(2)通过程序控制执行处理。专用功能组件(U0~U3)通过布线逻辑控制执行处理。数据总线(4)通过主数据存储器(1)与处理器(2)和专用功能组件(U0~U3)相连接。数据总线(B01、B12、B23)直接连接专用功能组件(U0~U3)。数据传送控制器(C01、C12、C23)控制数据总线(B01、B12、B23)的数据传送。通过设置数据总线(B01、B12、B23),可以抑制通过数据总线(4)的数据传送频度,可以缩短处理等待时间。

    数据处理装置
    17.
    发明授权

    公开(公告)号:CN101516038B

    公开(公告)日:2012-11-28

    申请号:CN200910131977.6

    申请日:2006-12-04

    Abstract: 提供数据处理装置,能够以低消耗功率进行AV再现或视听广播那样的连续的压缩数据的再现和视听。该数据处理装置包括:解码单元(11),输出将从第1数据存储单元(21)读出的压缩数据解码的解码数据;第2数据存储单元(22),存储解码数据;DA变换单元(41),从第2数据存储单元(22)以实时读出解码数据并将其变换为模拟信号;第1控制单元(52),对解码单元(11)进行控制,以通过使它以比实时快的速度进行从读出解码数据至存储解码数据为止的处理而间歇动作;时钟/电源控制单元(54),在间歇动作的停止期间限制比第2数据存储单元(22)更上流侧的消耗功率;第2控制单元(53),输出与第2数据存储单元(22)中的解码数据的存储状态对应的控制信号;以及起动控制单元(55),接受控制信号,使时钟/电源控制单元(54)解除消耗功率的限制。

    数据处理装置
    18.
    发明授权

    公开(公告)号:CN101516039B

    公开(公告)日:2012-09-26

    申请号:CN200910131978.0

    申请日:2006-12-04

    Abstract: 提供数据处理装置,能够以低消耗功率进行AV再现或视听广播那样的连续的压缩数据的再现和视听。该数据处理装置包括:解码单元(11),输出将从第1数据存储单元(21)读出的压缩数据解码的解码数据;第2数据存储单元(22),存储解码数据;DA变换单元(41),从第2数据存储单元(22)以实时读出解码数据并将其变换为模拟信号;第1控制单元(52),对解码单元(11)进行控制,以通过使它以比实时快的速度进行从读出解码数据至存储解码数据为止的处理而间歇动作;时钟/电源控制单元(54),在间歇动作的停止期间限制比第2数据存储单元(22)更上流侧的消耗功率;第2控制单元(53),输出与第2数据存储单元(22)中的解码数据的存储状态对应的控制信号;以及起动控制单元(55),接受控制信号,使时钟/电源控制单元(54)解除消耗功率的限制。

    数据处理装置
    19.
    发明授权

    公开(公告)号:CN101543000B

    公开(公告)日:2012-07-04

    申请号:CN200880000428.9

    申请日:2008-03-27

    Inventor: 西田要一

    Abstract: 为了削减对连续的数据进行信号处理后将其以无线方式发送到数据再现装置所需的消耗功率,本发明的数据处理装置包括:第1信号处理单元(120),进行数据存储单元(110)中存储的数据的信号处理;第1无线通信单元(140),将处理后的数据向数据再现装置(200)无线发送;信号处理控制单元(150),控制第1信号处理单元(120),以使其通过比实时处理快的速度进行信号处理而间断动作;时钟/电源控制单元(160),在间断动作的停止期间限制对第1信号处理单元(120)和信号处理控制单元(150)的时钟或电源的供给;以及起动控制单元(180),基于接收数据存储单元(230)的数据存储量,请求解除时钟/电源控制单元(160)的限制,并向信号处理控制单元(150)请求向间断动作的运行期间的转移。

Patent Agency Ranking