-
公开(公告)号:CN101692216A
公开(公告)日:2010-04-07
申请号:CN200910093721.0
申请日:2009-10-15
Applicant: 清华大学
IPC: G06F13/38
Abstract: 令牌暂存-匹配-转发单元可以被用于数据流电路实现令牌暂存、令牌匹配和令牌转发功能,其特征在于:整个单元由令牌暂存单元、令牌匹配单元和令牌转发单元构成,令牌暂存单元由令牌暂存器和令牌标志位两部分组成,令牌标志位由一组C单元构成,表示令牌是否就绪,令牌匹配单元由匹配逻辑、锁存器、仲裁器和一个多路选择器构成,其中匹配逻辑和仲裁器的具体形式需要根据应用要求进行配置,令牌匹配单元根据令牌暂存器中令牌的情况,输出就绪令牌的地址,令牌转发单元取出这个就绪的令牌,令牌转发单元由两个C单元、一个与门、一个或门、一个延时单元和输出寄存器构成,两个C单元实现转发单元与周围单元的握手通信,延时单元保证暂存器中的令牌可以正确地写入输出暂存器中,与门和或门保证clear信号和lock信号的时序正确。
-
公开(公告)号:CN100347552C
公开(公告)日:2007-11-07
申请号:CN200510011112.8
申请日:2005-01-07
Applicant: 清华大学
Abstract: 集成电路芯片瞬态电流测量方法及其系统属于集成电路测试领域,其特征在于,它含有:根据激励约束产生激励图形;激励图形分组及建立分组索引;瞬态电流波形的提取;对采集到的瞬态电流进行数据处理并形成数据文件;对数据文件按需进行实验分析等步骤。本发明基于普通集成电路测试设备和高速混合信号数字采样示波器等普通设备,扩展了普通集成电路测试设备的功能,同时,建立了一套从激励图形生成到测量、处理数据的完整流程,提高了工作效率。
-
公开(公告)号:CN110933001B
公开(公告)日:2020-11-27
申请号:CN201911126256.6
申请日:2019-11-18
Applicant: 清华大学
Inventor: 李翔宇
IPC: H04L12/931 , H04L12/933 , H04L12/935 , H04L12/947 , H04L29/06
Abstract: 本发明涉及一种可扩展的可重构交换机包解析器基本处理单元结构,其包括PE_config、Cell单元、PE_bypass单元、Offset单元、frame数据通路和IRF数据通路;PE_config为基本处理单元配置单元;所述Cell单元用来实现对协议报文的解析;所述frame数据通路是向所述Cell单元提供数据;所述IRF数据通路是用来暂存解析过程中所产生的结果和需要跨层传递的临时中间数据;所述PE_config单元是完成所述Cell单元中PB、PC的查找表的表项内容的配置;所述PE_bypass单元主要实现跨层协议的处理;所述Offset单元用来实现每层基本处理单元的frame数据通路的起始数据访问位置的偏移工作。本发明具有很高的灵活性,并支持用户自定义网络协议的解析,对SDN实现了很好的支持。
-
公开(公告)号:CN109450614B
公开(公告)日:2020-06-02
申请号:CN201811103211.2
申请日:2018-09-20
Applicant: 清华大学
Abstract: 本发明提供了一种适用于高速数据传输通路的加密和解密方法,涉及加密解密技术领域,该加密方法包括:产生一个二进制的随机数作为辅密钥,所述辅密钥的位数为预设置的;获取轮密钥库;基于所述辅密钥的各位数,从所述轮密钥库中提取多个轮密钥,所提取的轮密钥的个数与所述辅密钥的位数相同;获取数据通路中的待加密数据,依序利用所提取的各轮密钥对所述待加密数据进行加密。
-
公开(公告)号:CN109474641A
公开(公告)日:2019-03-15
申请号:CN201910003982.2
申请日:2019-01-03
Applicant: 清华大学
IPC: H04L29/06 , H04L12/933
Abstract: 本发明涉及一种可破坏硬件木马的可重构交换机转发引擎解析器,其包括数据预处理单元、若干级联的基本处理单元和提取单元;第一级基本处理单元的密钥通路对密钥进行密钥位关键字提取和移位,并将结果发送至本级的数据通路和下级的密钥通路;基本处理单元的数据通路对数据帧进行关键字段提取和移位,生成下一级基本处理单元的提取字段偏移量、本级各字段的偏移量和字段标识和移位后的数据帧分别发送至下一级或本级基本处理单元;其他各级基本处理单元依次对密钥帧和数据帧进行关键字提取和移位;提取单元从最后一级基本处理单元中进行密钥帧和数据帧的提取,并转发至后续包处理部分。本发明可广泛应用于交换机转发引擎解析器的设计中。
-
公开(公告)号:CN105068784B
公开(公告)日:2018-02-16
申请号:CN201510419816.2
申请日:2015-07-16
Applicant: 清华大学
IPC: G06F7/523
Abstract: 本发明属于嵌入式系统的密码算法实现技术领域,尤其涉及一种基于三进制有限域蒙哥马利模乘的Tate对算法和实现该算法的硬件结构,包括:将两个输入的椭圆曲线上的点P和R的X坐标和Y坐标分别由所定义的GF(3m)域上转换到蒙哥马利域;按照由GF(3m)上的乘法、加/减法和立方运算作为基本运算的MDL算法流程在蒙哥马利域上分别进行运算;再把计算结果从蒙哥马利域上转换回GF(36m)域上,再计算结果的33m‑1次模幂。硬件结构包括:顶层处理器、控制器、三进制累加器、三进制乘法器、寄存器堆、SRAM;控制器控制三进制累加器和三进制乘法器的输入以及SRAM和寄存器堆的读写操作,从而控制整个电路的数据传输。
-
公开(公告)号:CN103344874B
公开(公告)日:2015-08-19
申请号:CN201310269617.9
申请日:2013-06-28
Applicant: 清华大学 , 天津蓝海微科技有限公司
IPC: G01R31/02
Abstract: 本发明涉及一种有源屏蔽布线的检测电路,属于芯片的安全防护检测技术领域;该电路包括第一级放大器、储值电路、第二级放大器、A/D转换器、CPU控制器、一次写入存储器以及比较器;第一级放大器由第一放大器、多个开关及多根被检测的屏蔽线组成;储值电路的一端接第一级放大器的输出端,另一端接第二级放大器的正输入端;A/D输入端接第二级放大器的输出端;A/D输出端与比较器的输入端连接;CPU分别与第一级放大器和一次写入存储器连接,一次写入存储器与CPU以及比较器连接;比较器的输入端分别与一次写入存储器的输出端和A/D输出端相连。本发明可以减小电路的失配、工艺偏差以及温度的影响,从而提高检测电路的精度。
-
公开(公告)号:CN103484142A
公开(公告)日:2014-01-01
申请号:CN201310452840.7
申请日:2013-09-25
Applicant: 清华大学
Abstract: 本发明提供了一种生物质与塑料共催化热解制备芳烃的方法,其特征在于,以生物质和塑料为原料,HZSM-5分子筛为催化剂,氮气作为载气,催化热解仪为反应器,经催化快速热解合成液体芳烃。作为优选,以纤维素和聚乙烯为原料,浸渍5%镓的HZSM-5分子筛为催化剂,提高芳烃产物收率。本发明所述方法能够使催化快速热解反应中的分子筛催化剂积炭失活速率减缓;反应过程中产生的气体经过分离处理,可以作为石油液化气使用;生产过程清洁,不会产生固体废弃物以及二次污染;可以利用小型化工厂的反应设备进行连续生产。
-
公开(公告)号:CN1761185B
公开(公告)日:2011-08-17
申请号:CN200510086919.8
申请日:2005-11-18
Applicant: 清华大学
IPC: H04L9/06
Abstract: 乱序执行的数据流Rijindael加密电路结构属于密码集成电路,抗差分功耗分析攻击的领域,其特征在于该电路结构集成在一个芯片上共包含:输入部分;输出部分;完成密钥扩展和密钥扩展环,其中包括:通道开关单元switch,初始密钥存储器、密钥扩展运算单元AK暂存器单元及匹配检查单元;完成对轮密钥作变换的轮变换环,包括:轮更新通道开关单元,AddKey运算单元、EU运算单元、AK暂存器单元及相应的检查单元,对轮密钥进行与状态信息的逐位混合运算、行移位运算、列混合变换运算以及轮迭代运算,以得到密文后通过输出部分输出。仿真实际表明:本发明使得其功耗差分比现有数降低了66%,提高了攻击的难度。
-
公开(公告)号:CN100428248C
公开(公告)日:2008-10-22
申请号:CN200410101820.6
申请日:2004-12-24
Applicant: 清华大学
Abstract: CMOS功耗平衡延时不敏感超前进位加法器用的进位产生电路和进位控制的进位产生电路属于密码芯片设计中的抗功耗分析工具领域,进位产生电路的特征在于:它含有一对交叉耦合的PMOS管,其漏极作为输出端;一对由时钟信号控制的PMOS管作充电开关;一对由时钟信号控制的NMOS管作放电开关;在放电开关和地之间有一个求值网络,它含有进位消除、进位传递、进位产生、输入信号控制的管子及相应的平衡管、复位管,共同构成一个动态差分求值电路,以保证得到一个对称的充放电结构。本发明从而构成一个动态交叉耦合差分电路。用本发明电路制作的功耗平衡加法器与一般加法器相比,其功率信号的信噪比升高了9倍。
-
-
-
-
-
-
-
-
-