-
公开(公告)号:CN1735180A
公开(公告)日:2006-02-15
申请号:CN200510088480.2
申请日:2005-08-02
Applicant: 索尼株式会社
IPC: H04N5/91
CPC classification number: H04N5/4401 , H04N5/14 , H04N5/60 , H04N17/04 , H04N21/4318 , H04N21/44222 , H04N21/4532 , H04N21/4667 , H04N21/4854
Abstract: 一种信息处理设备,包括:存储装置,用于存储用户先前为信息的输出状态的而设定的调节值;以及预测装置,用于根据存储的调节值,对用于调节输出状态的预测值进行预测。
-
公开(公告)号:CN1706001A
公开(公告)日:2005-12-07
申请号:CN200380101568.2
申请日:2003-10-15
Applicant: 索尼株式会社
CPC classification number: H04N5/145 , G06T7/231 , G06T2200/28 , G06T2207/10016 , G11C7/1006 , G11C11/565 , H04N19/43 , H04N19/436 , H04N19/51 , H04N19/61
Abstract: 本发明涉及存储器器件等,其最好应用于使用块匹配检测运动向量的情况。以直接二进制格式在存储器单元阵列部分20a的单元A中存储第一帧(参考帧)的像素数据。以二进制补码格式在存储器单元阵列部分20b的单元B中存储第二帧(搜索帧)的像素数据。单元A和B分别具有多个存储器单元。同时启动与第一和第二帧的像素数据相关的字线WL,使得能够在一个位线BL上合并存储器单元中的每个的电容器中累积的电荷。A/D转换器53输出具有对应于电荷总量的值的数字信号(绝对差值)。当读取像素数据时,同时执行减法和到绝对差值的转换。
-