-
公开(公告)号:CN101212220B
公开(公告)日:2010-06-02
申请号:CN200710305440.8
申请日:2007-12-28
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: H03K19/0175 , H03K19/0185 , H03K17/687 , G09G3/20
CPC classification number: H02M3/07 , G09G3/20 , G09G2330/028 , H03K17/063
Abstract: 电压供给电路包括:第一和第二节点;预定电位;和输出晶体管,其控制端与第一节点连接,其第一端与第二节点连接,并且其第二端与输出端连接。该电路进一步包括:开关元件,用于响应有效重置信号导通,将该电位与第一和第二节点连接在一起;与第一节点连接并且配备时钟脉冲的第一电容器;与第二节点连接并且配备另一个时钟脉冲的第二电容器;和调整部分,适用于调整时钟脉冲幅度,使得第一和第二节点的电位随其间维持的预定差值而变。重置信号基本上与时钟脉冲反相。
-
公开(公告)号:CN101599257A
公开(公告)日:2009-12-09
申请号:CN200910147053.5
申请日:2009-06-08
Applicant: 索尼株式会社
CPC classification number: G09G3/3266 , G09G3/32 , G09G3/3208 , G09G3/325 , G09G5/001 , G09G2300/0426 , G09G2300/0439 , G09G2300/0819 , G09G2300/0861 , G09G2310/0286
Abstract: 在此公开了一种显示设备,包括:二维地布置成矩阵的显示元件;在第一方向上延伸的扫描线、初始化控制线和显示控制线;在与所述第一方向不同的第二方向上延伸的数据线;以及扫描驱动电路。
-
公开(公告)号:CN101572053A
公开(公告)日:2009-11-04
申请号:CN200910138041.6
申请日:2009-05-04
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/30 , G09G3/3258 , G09G3/3266 , G09G5/00 , G09G5/10 , G09G2300/0404 , G09G2300/0426 , G09G2300/0469 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2300/0866 , G09G2310/0243 , G09G2310/0251 , G09G2310/0262 , G09G2310/0272 , G09G2320/0233 , G09G2320/043
Abstract: 在此公开了用于驱动显示装置的驱动方法,该显示装置包括:N×M个发光单元;M个扫描线;N个数据线;为每个发光单元提供的、用作具有信号写晶体管、器件驱动晶体管、电容器和第一开关电路的电路的驱动电路;以及发光设备。
-
公开(公告)号:CN102664618B
公开(公告)日:2014-11-12
申请号:CN201210175228.5
申请日:2009-02-09
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: H03K19/017
CPC classification number: H03K19/017
Abstract: 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
-
公开(公告)号:CN102684672B
公开(公告)日:2014-11-05
申请号:CN201210174191.4
申请日:2009-02-09
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: H03K19/017
CPC classification number: H03K19/017
Abstract: 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
-
公开(公告)号:CN102664618A
公开(公告)日:2012-09-12
申请号:CN201210175228.5
申请日:2009-02-09
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: H03K19/017
CPC classification number: H03K19/017
Abstract: 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
-
公开(公告)号:CN101540139B
公开(公告)日:2012-07-18
申请号:CN200910128209.5
申请日:2009-03-18
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: G09G3/32
CPC classification number: G09G3/3266 , G09G3/3233 , G09G2300/0842 , G09G2300/0861 , G09G2300/0866 , G09G2310/0286 , G09G2310/0291 , G09G2310/08 , G09G2320/043 , G11C19/184
Abstract: 本发明提供一种半导体设备,其具有使用单一沟道型薄膜晶体管在绝缘基底上形成的缓冲器电路,其中所述缓冲器电路具有输出级,其包括在第一和第二电源之间串联连接的第一和第二薄膜晶体管,以及通过适用于控制所述第一薄膜晶体管的置位信号和适用于控制所述第二薄膜晶体管的复位信号的输入定时,以互补的方式将所述输出级的输出端电势切换到所述第一或第二电源的电势。
-
公开(公告)号:CN101572053B
公开(公告)日:2012-02-29
申请号:CN200910138041.6
申请日:2009-05-04
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/30 , G09G3/3258 , G09G3/3266 , G09G5/00 , G09G5/10 , G09G2300/0404 , G09G2300/0426 , G09G2300/0469 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2300/0866 , G09G2310/0243 , G09G2310/0251 , G09G2310/0262 , G09G2310/0272 , G09G2320/0233 , G09G2320/043
Abstract: 在此公开了用于驱动显示装置的驱动方法,该显示装置包括:N×M个发光单元;M个扫描线;N个数据线;为每个发光单元提供的、用作具有信号写晶体管、器件驱动晶体管、电容器和第一开关电路的电路的驱动电路;以及发光设备。
-
公开(公告)号:CN101572055B
公开(公告)日:2012-02-08
申请号:CN200910138037.X
申请日:2009-05-04
Applicant: 索尼株式会社
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G2300/0814 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2310/0262
Abstract: 本发明公开了一种用于驱动显示装置的驱动方法,该显示装置包含:N×M个发光单元;M根扫描线;N根数据线;为每个发光单元提供的用作具有信号写入晶体管、器件驱动晶体管、电容器以及第一开关电路的电路的驱动电路;以及发光器件。
-
公开(公告)号:CN101118720B
公开(公告)日:2010-12-08
申请号:CN200710138217.9
申请日:2007-07-31
Applicant: 索尼株式会社
IPC: G09G3/20 , G09G3/30 , G09G5/02 , H01L27/32 , H01L23/528
CPC classification number: G09G3/3233 , G09G2300/0443 , G09G2300/0465 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2310/0256
Abstract: 本发明提供一种显示设备包括像素阵列单元、第一电源线和第二电源线。像素阵列单元是由以矩阵形式二维排列的像素电路形成的,每个像素电路包括确定显示亮度的电光元件和用于驱动电光元件的驱动电路。第一电源线是用于向像素电路提供第一电源电位的,第一电源线是沿着像素阵列单元中的像素列的像素排列方向而排列的。第二电源线是用于向像素电路提供第一电源电位的,第二电源线是沿着像素阵列单元中的像素列的像素排列方向而排列的。
-
-
-
-
-
-
-
-
-