-
公开(公告)号:CN101105695A
公开(公告)日:2008-01-16
申请号:CN200710129252.4
申请日:2007-05-10
Applicant: 三星电子株式会社
IPC: G05F1/46
CPC classification number: H03K19/017545
Abstract: 一种系统,包括多个传输线、输出相应的信号至多个传输线的每个的发射器、通过相应的传输线接收多个信号中的每个的接收器,该接收器包括:连接至传输线的连接路径;沿连接路径分布的多个终端电路;每个终端电路从连接路径接收唯一终端电压、接收相应的信号以及输出终端输入信号;包括连接至公共电压的多个参考电压发生器单元的参考电压发生器,每个参考电压发生器唯一地接收至少一个唯一终端电压和输出参考电压;以及接收相应的信号和从参考电压发生器输出的多个参考电压的适当参考电压的多个数据输入缓冲器。
-
公开(公告)号:CN100341245C
公开(公告)日:2007-10-03
申请号:CN03139092.7
申请日:2003-09-30
Applicant: 三星电子株式会社
CPC classification number: H03K19/00346
Abstract: 一种集成电路设备,包括数据反相电路,其被配置为估算至少与数据转换电路先前产生的输出数据有序组并行的第一和第二输入数据有序组。当第一输入数据有序组和输出数据有序组之间的位差数大于第一输入数据有序组数量一半,并且第二输入数据有序组和第一输入数据有序组的反相版本之间的位差数大于第二输入数据有序组数量一半的时候,数据反相电路还被配置为产生第一和第二输入数据有序组的反相版本。
-
公开(公告)号:CN100341147C
公开(公告)日:2007-10-03
申请号:CN03108182.7
申请日:2003-03-31
Applicant: 三星电子株式会社
CPC classification number: H04L25/0278 , H03K19/018592
Abstract: 本发明提供了一种半导体集成电路中的芯片端接装置及其控制方法。芯片端接装置可安装在半导体集成电路中,所述集成电路包括:借助焊点向外部输出数据的输出驱动器,以及借助焊点从外部接收数据的数据输入电路。芯片端接装置包括:芯片端接器件,它至少包括一个与焊点电连接的端接电阻器;以及端接器件控制电路,用以响应能启用或禁用数据输出电路的输出起动信号来接通或断开芯片端接器件,其中端接器件控制电路是在数据输出电路起动的情况下断开芯片端接器件。由此,芯片端接装置由输出起动信号来控制,这就减少了时间损失,并能使系统高速工作。
-
公开(公告)号:CN1862703A
公开(公告)日:2006-11-15
申请号:CN200610077358.X
申请日:2006-04-29
Applicant: 三星电子株式会社
IPC: G11C11/4063 , G11C11/40
CPC classification number: G11C7/1051 , G11C7/1066 , G11C7/1072
Abstract: 公开了一种延时信号生成方法和相应的半导体存储器件。该方法包括:接收用于半导体存储器件的时钟信号;接收模式特性信号;提供DQS;并根据模式特性信号调节DQS的前同步状态的持续时间,以增进DQS的选通状态与时钟信号的一致性。
-
公开(公告)号:CN1577608A
公开(公告)日:2005-02-09
申请号:CN200410062945.2
申请日:2004-07-05
Applicant: 三星电子株式会社
Inventor: 张星珍
IPC: G11C7/10
CPC classification number: G11C7/1006 , G11C7/1051 , G11C7/1063 , G11C7/1078 , G11C7/109 , G11C7/1096
Abstract: 本发明公开了一种存储系统和一种从存储装置读出数据以及将数据写入存储装置的方法,在无需给封装的装置添加另外的针或球的情况下,提供逐字节写数据反向。因此,能够改进装置的高频性能。
-
公开(公告)号:CN1467596A
公开(公告)日:2004-01-14
申请号:CN03141121.5
申请日:2003-06-09
Applicant: 三星电子株式会社
Inventor: 张星珍
IPC: G06F1/08
CPC classification number: G11C29/028 , G11C7/20 , G11C7/22 , G11C7/222 , G11C11/4072 , G11C11/4076 , G11C2207/104 , G11C2207/2254
Abstract: 存储系统包括包含有有源终端电路的存储器件。存储系统还包括包含有频率控制电路的控制器电路,该频率控制电路被构成为响应控制信号来调制在第一频率值和大于第一频率值的第二频率值之间的系统时钟。控制器电路还被构成为响应在第一频率值的系统时钟确定用于有源终端电路的有源终端值、以及响应在第二频率值的系统时钟将命令施加到存储器件。
-
-
-
-
-