一种FiWi节点和一种FiWi融合组网方法

    公开(公告)号:CN103746886B

    公开(公告)日:2017-06-30

    申请号:CN201310683367.3

    申请日:2013-12-13

    Abstract: 本发明公开了一种FiWi节点和一种FiWi融合组网方法,其中,所述FiWi节点包括转发模块和物理接口;所述FiWi节点利用多个物理接口进行通信;所述转发模块维护有多个虚拟接口,所述虚拟接口与物理接口具有映射关系;所述转发模块,用于基于流表为进入所述FiWi节点的数据流选择虚拟接口,并将所述数据流通过所述虚拟接口映射的物理接口进行转发。本发明利用网络虚拟化可以使得FiWi融合组网不依赖于具体的接入方式,实现网络的全局控制。

    一种链路增加方法及装置
    32.
    发明公开

    公开(公告)号:CN105791058A

    公开(公告)日:2016-07-20

    申请号:CN201610286275.5

    申请日:2016-05-03

    Abstract: 本发明实施例公开了一种链路增加方法及装置,方法包括:将目标网络分为多层,将第一集合中的任一节点,确定为目标节点;判断第一范围内,是否存在除第二范围内包含的节点之外的其他节点;如果是,针对两个节点,判断两个节点之间是否已存在链路;如果不存在,根据成本收益值和预设第三阈值,判断是否可以在两个节点之间增加链路;如果是,记录第一信息;判断所记录的第一信息的数量是否不大于预设数量;如果是,增加第一信息对应的链路;如果否,确定两个节点,增加链路;判断第一阈值是否小于该层网络的直径;如果是,增加第二阈值的值;如果否,确定下一个目标节点。应用本发明实施例,能够降低网络平均路径长度,进而减少了网络时延。

    一种内容分发方法和系统以及一种FiWi节点设备

    公开(公告)号:CN105407141A

    公开(公告)日:2016-03-16

    申请号:CN201510698357.6

    申请日:2015-10-23

    CPC classification number: H04L67/28 H04L67/32

    Abstract: 本发明公开了一种内容分发方法和系统以及一种FiWi节点设备。所述方法包括:在光与无线FiWi融合网络中的各FiWi节点上缓存内容;其中,各FiWi节点之间可通过光纤链路传送内容,减少了核心网流量。当一个当前FiWi节点接收到无线接入该当前FiWi节点的终端设备发送的内容请求时:如果当前FiWi节点上缓存有用户请求的内容,该当前FiWi节点将自身缓存的用户请求的内容发送给所述终端设备;如果当前FiWi节点上没有缓存用户请求的内容,该当前FiWi节点通过控制器集中控制调度从其他FiWi节点获取用户请求的内容并发送给所述终端设备,避免了与其他节点相互交换信息,从而降低了节点设备的开销以及传输时延。

    一种FiWi融合网络以及基于FiWi融合网络的通信方法

    公开(公告)号:CN103746925A

    公开(公告)日:2014-04-23

    申请号:CN201310684770.8

    申请日:2013-12-13

    Abstract: 本发明公开了一种FiWi融合网络以及基于FiWi融合网络的通信方法,所述FiWi融合网络包括一个或多个FiWi节点以及控制器,其中:所述FiWi节点分别与光线路终端相连形成物理网络,并与控制器相连通,包括转发模块和物理接口,利用物理接口进行通信;所述转发模块维护有多个虚拟接口,所述虚拟接口与物理接口具有映射关系;所述转发模块,用于基于流表为进入所述FiWi节点的数据流选择虚拟接口,并将所述数据流通过所述虚拟接口映射的物理接口进行转发;所述控制器,用于根据物理网络构建虚拟网络视图进行拓扑发现以及对虚拟接口和物理接口进行流量监测,形成FiWi网络的全局视图,根据所述FiWi网络的全局视图,使用路由算法生成流表,将流表下发给对应的FiWi节点。

    一种基于串并结合实现有限域乘法的方法及装置

    公开(公告)号:CN102184088B

    公开(公告)日:2013-12-25

    申请号:CN201110071080.6

    申请日:2011-03-23

    Abstract: 本发明公开了一种基于串并结合实现有限域乘法的方法及装置,所述方法包括:对m位的乘法因子A按从低位到高位进行分组,以k位为一组,分为p组,分组后的各组表示为ei,其中i=0,1,...,p-1;将e0与乘法因子B进行有限域内的乘法运算,得到D0;将D′0作下一步中的C′1输出;对乘法因子B进行有限域内左移k位操作,得到E1;将ej与Ej进行有限域内乘法运算,得到D′j;将D′j与C′j进行有限域内的加法运算,得到C′j+1;将Ej进行有限域内左移k位操作,得到Ej+1;其中,j=1,2,3...p-2;将ep-1与Ep-1进行有限域内乘法运算,得到D′p-1;将D′p-1与C′p-1进行有限域内的加法运算,得到C′p;输出C′p即为乘法因子A和乘法因子B在有限域内的乘积。本发明的技术方案能提高有限域乘法的运算效率。

    一种网络业务质量的测量方法和装置

    公开(公告)号:CN102904773A

    公开(公告)日:2013-01-30

    申请号:CN201210369598.2

    申请日:2012-09-27

    Abstract: 本发明公开了一种网络业务质量的测量方法和装置,能够快速准确地得到对网络业务质量的测量结果,且所得到的测量结果与用户实际的主观评估值具有较高的一致性。本发明实施例提供的一种网络业务质量的测量方法包括:选取网络性能参数作为用于测量网络业务质量的测量指标,并获取数据流的各网络性能参数数据与质量估计值的对应关系式,提取目标数据流的网络性能参数数据;根据所述提取到的网络性能参数数据选择所采用的对应关系式,并由所选择的对应关系式计算得到所述目标数据流的质量估计值。

    一种时间敏感网络确定性调度方法及装置

    公开(公告)号:CN114928894B

    公开(公告)日:2025-04-04

    申请号:CN202210491954.1

    申请日:2022-05-07

    Abstract: 本发明实施例提供了一种时间敏感网络确定性调度方法及装置。方案如下:针对每一目标数据流,获取该目标数据流在时间敏感网络中端到端传输的时延上界要求和时延下界要求;获取端到端传输的最小时延;针对每一待传输数据流,基于该待传输数据流的时延上界要求和时延下界要求,计算该待传输数据流端到端传输时的缓存时延区间;基于每一待传输数据流在时间敏感网络中端到端传输时的缓存时延区间,利用预设时间感知调度算法,确定时间敏感网络各节点的门控列表中队列传输门的门状态,以及每一门状态对应的状态持续时间。通过本申请实施例提供的技术方案,能够精确控制网络中数据流的端到端时延,保证数据流到达目的节点时间的确定性。

    一种跨域时间同步方法及跨域时间同步系统

    公开(公告)号:CN117639993A

    公开(公告)日:2024-03-01

    申请号:CN202311607185.8

    申请日:2023-11-28

    Abstract: 本申请公开了一种跨域时间同步方法及跨域时间同步系统。该方法由控制平面执行,包括:协同控制器获取同步路径查询请求,并根据所述同步路径查询请求确定从时钟与祖时钟之间的时间同步路径,将时间同步路径下发给目标域控制器,目标域控制器包括源TSN域控制器、目的TSN域控制器和非TSN转发域控制器;目标域控制器根据时间同步路径进行时间同步控制,其中非TSN转发域控制器采用流量控制策略对时间同步数据流进行转发,源TSN域控制器与所述目的TSN域控制器分别收集各自域内的时间戳信息并上报至所述协同控制器;协同控制器根据所述时间戳信息获取所述从时钟的时间误差补偿值,并根据所述时间误差补偿值对从时钟进行时间同步校正。

    一种时间同步协同控制方法、装置、系统及电子设备

    公开(公告)号:CN117639992A

    公开(公告)日:2024-03-01

    申请号:CN202311606613.5

    申请日:2023-11-28

    Abstract: 本申请公开了一种时间同步协同控制方法、装置、系统及电子设备。该系统包括:协同控制器响应时间同步请求,获取从时钟信息与祖时钟信息,计算祖时钟至从时钟之间的域间时间同步路径并下发至域控制器;域控制器,规划域内时间同步路径;祖时钟和从时钟在时间同步开始时,通过异构多域网络的网元节点交换时间戳信息;异构多域网络通过域内时间同步路径上的网元节点转发祖时钟的时间戳信息并在转发过程中记录每个网元节点接收和发送的时间戳信息,以及将记录的时间戳信息上报;域控制器将时间戳信息上报给协同控制器;协同控制器计算从时钟的补偿值并下发,以使域控制器将从时钟的补偿值转发至从时钟,使从时钟根据补偿值进行时间同步校正。

    一种时间同步方法、FPGA相位测量系统

    公开(公告)号:CN117478263A

    公开(公告)日:2024-01-30

    申请号:CN202311660305.0

    申请日:2023-12-05

    Abstract: 本申请公开了一种时间同步方法、FPGA相位测量系统,所述方法包括:获取任意网络节点之间报文交换过程中产生的时间戳信号;分别测量每个网络节点的时间戳信号与本地时钟信号的相位差,并根据相位差分别校准本地时钟的时间戳。本申请通过在PHY层与MAC层之间的GMII接口处获取时间戳信号,无需额外设备支持就可完成测量工作,简化了时间同步的测量过程,节约了硬件资源成本;通过选取接收时间戳信号和本地时钟信号为被测对象,并且测量时间戳信号产生的相位误差值,既突破了由驱动时钟带来的硬件时间戳的精度限制,又满足技术标准化要求且通用性较强,由此达到了提高网络节点之间的时钟同步能力、满足纳秒级时间同步需求的技术效果。

Patent Agency Ranking