接口电路以及接口系统
    32.
    发明公开

    公开(公告)号:CN102282815A

    公开(公告)日:2011-12-14

    申请号:CN201080004478.1

    申请日:2010-11-01

    CPC classification number: G06F13/42 H04L25/0272 Y10T307/696

    Abstract: 本发明提供一种接口电路,支持作为通信方式的单端方式和差动方式两种方式,兼用差动信号的输入端子对中的一对用于输入输出单端信号的端子。接收该兼用端子对所输入的差动信号的差动信号接收电路,通过将差动信号输入到与该兼用端子不同的另一差动信号的输入专用端子对中而被启动,被启动后由内存的控制器来维持启动状态。因此,通过控制输入专用端子对所输入的差动信号来控制接收兼用端子对所输入的差动信号的差动信号接收电路的启动,进一步,可以降低该差动信号接收电路在非期望定时成为停止状态的可能性。

    通信系统、通信装置、集成电路及通信方法

    公开(公告)号:CN102217242A

    公开(公告)日:2011-10-12

    申请号:CN201080002451.9

    申请日:2010-03-17

    Inventor: 西冈伸一郎

    Abstract: 通信系统具有经由串行链路连接为环状的多个通信装置。在该通信系统中,一个通信装置发行使不参与数据转发的部分链路上所连接的通信装置转移至待机模式所用的待机包。该部分链路上所连接的通信装置将来自链路前段的通信装置的待机包向链路后段的通信装置进行中继处理,若对待机包进行了中继处理,则使本装置转移至待机模式。另外,和该一个通信装置进行通信的通信装置发行使参与数据转发的部分链路上所连接的通信装置转移至回送模式所用的回送包。该部分链路上所连接的通信装置将来自链路前段通信装置的回送包向链路后段的通信装置进行中继处理,若对回送包进行了中继处理,则使本装置转移至回送模式。

    多处理器控制设备、其控制方法和集成电路

    公开(公告)号:CN1734437B

    公开(公告)日:2011-10-05

    申请号:CN200510098045.8

    申请日:2005-07-01

    Inventor: 西冈伸一郎

    CPC classification number: G06F1/3203 G06F1/3228

    Abstract: 提供了一种多处理器控制设备,其在追求为多处理器节省功耗的同时能抑制整个操作的处理速度的削减。该多处理器控制设备包括:执行控制单元,其可操作用于控制处理器以便当除该处理器以外的处理器已经结束各自并行执行的操作时开始执行使用这些操作的结果的操作;和功率控制单元,其可操作用于控制给处理器供电,其中当该处理器已经受供电限制时,该功率控制单元在其它处理器的其中一个结束相应的操作之前取消供电限制,所述其它处理器的其中一个是所有其它处理器中最后一个将结束相应操作的处理器。

Patent Agency Ranking