-
公开(公告)号:CN101325093B
公开(公告)日:2011-08-24
申请号:CN200810150436.3
申请日:2008-07-23
Applicant: 西安电子科技大学
IPC: G21H1/08
Abstract: 本发明公开了一种微型核电池,主要解决制作核电池易于SiC工艺实现的问题。该微型核电池是在N型高掺杂SiC衬底(1)的上下分别设有低掺杂外延层(2)和欧姆接触电极(3),其中,低掺杂外延层(2)的上面淀积圆形肖特基接触层(4),该肖特基接触层的外边缘圆周上设有SiO2钝化层(5)和键合层(7)。该肖特基接触层(4)和肖特基接触电极(6)的形成采用同一工艺,即在SiO2钝化层(5)的中间位置采用湿法腐蚀出肖特基接触窗口,并在该窗口上及窗口周边的SiO2钝化层上淀积厚度为5~20nm的Ni或Pt或Au,剥离后分别形成肖特基接触层(4)和肖特基电极(6)。本发明具有工艺简单,转换效率高的优点,可用于将同位素放射的核能直接转换为电能。
-
公开(公告)号:CN204229162U
公开(公告)日:2015-03-25
申请号:CN201420653526.5
申请日:2014-11-04
Applicant: 杭州电子科技大学
IPC: G05B19/042
Abstract: 本实用新型涉及一种基于PNI磁传感器的数据采集电路。本实用新型中的电源供电电路分别为单片机数据采集电路、SD卡存储电路以及RS-232数据串行通信电路提供+3.3V的电源输入。单片机数据采集电路通过采集PNI传感器模块经SPI2接口接收磁场数据。单片机数据采集电路将采集处理过的磁场数据和时钟时间通过SPI1接口发送并存储在SD卡存储电路里。单片机数据采集电路通过串口实现与RS-232数据串行通信电路的数据发送和接收。本实用新型与PNI磁传感器模块结合,能够完成数据采集,数据存储以及数据上传的功能。通过采集磁场,周期性地生成一组数据通过串口向外传送。
-
公开(公告)号:CN201177811Y
公开(公告)日:2009-01-07
申请号:CN200720081045.1
申请日:2007-09-12
Applicant: 电子科技大学
Abstract: 一种数据处理系统及其构成的ASIC芯片,包括至少一个数据处理系统,所述数据处理系统包括第一加法器、第二加法器、第三加法器、第一乘法器、第二乘法器、第三乘法器,第一加法器与第一乘法器通过总线相连,第二加法器与第二乘法器通过总线相连,第三加法器与第三乘法器通过总线相连。本实用新型是对类似于(a+bi)*(c+di)的复数运算进行优化,使优化后的结果中出现相同的乘法部分,从而使用一个乘法器公用,完成相同的乘法部分运算,和常见的处理系统相比,能够减少乘法器的数量,提高系统的处理能力;由这样的数据处理系统构成的ASIC芯片,在大规模的复数运算中,效果更为显著,本实用新型主要应用于雷达信号处理中。
-
公开(公告)号:CN201107404Y
公开(公告)日:2008-08-27
申请号:CN200720081043.2
申请日:2007-09-12
Applicant: 电子科技大学
CPC classification number: Y02D10/14 , Y02D10/151
Abstract: 一种基于SOC设计的雷达信号基带处理芯片,第一次运用SOC设计思想来完成雷达信号基带处理,核心思想是将雷达信号基带处理所需要的功能模块尽可能地集成到一个芯片中,同时提高芯片的通用性,雷达信号处理的脉冲压缩、滤波处理、求模和取对数模块均用硬件实现,数据结果分析用CPU处理模块来完成,由于这些功能模块都集成到一块芯片中,因此各模块间具有很高的通讯速度、较大数据处理量以及较小的功耗。本实用新型主要应用于雷达信号基带处理。
-
公开(公告)号:CN201107405Y
公开(公告)日:2008-08-27
申请号:CN200720081044.7
申请日:2007-09-12
Applicant: 电子科技大学
Abstract: 一种雷达信号处理中实现乒乓操作的ASIC模块,把两个数据处理模块集成于一个集成模块内,集成模块外围设有两个缓冲SRAM,两个数据处理模块分别与两个SRAM通过总线连接。本实用新型使用两个SRAM同时提供缓存,一个供读写,一个供存储,使两个数据处理模块可以同时工作,节省了传递数据的等待时间,根据具体情况,也可以同时只工作一个SRAM,因此,系统的并行操作和独立操作都得到实现,由于两个数据处理模块集成于同一模块内,系统的集成度和处理效率都得到大大提高。本实用新型主要应用于雷达信号处理中。
-
-
-
-