-
公开(公告)号:CN102650958A
公开(公告)日:2012-08-29
申请号:CN201210093088.7
申请日:2012-03-31
Applicant: 哈尔滨工业大学
Abstract: 本发明涉及FC-AE-1533总线测试系统。本发明为了解决国内市场上还没有能通过故障注入对FC-AE-1533进行测试的FC-AE-1533总线测试装置的问题。本发明包括PCIe接口装置、可编程逻辑器件、光纤接口装置和电源装置,所述的PCIe接口装置的的数据端与可编程逻辑器件的数据端连接,所述的可编程逻辑器件的串并/并串数据端与光纤接口装置的串并/并串数据端连接,所述的电源装置的电源输出端分别与PCIe接口装置的电源输入端、可编程逻辑器件的电源输入端和光纤接口装置的电源输入端连接。本发明适用于航空航天领域。
-
公开(公告)号:CN100346329C
公开(公告)日:2007-10-31
申请号:CN200510009961.X
申请日:2005-04-30
Applicant: 哈尔滨工业大学
Abstract: 本发明公开一种VXI总线测试系统中的零槽控制器。具有通用串行总线接口的零槽控制器,它由零槽CPU电路(1)、零槽底板(2)、ISA/USB控制信号转换电路(5)和USB接口芯片(6)组成,(1)连接在(2)上的一号ISA总线插槽上以实现与(2)的信号往来,(5)的一个通信端连接在(2)上的二号ISA总线插槽(2-2)上,(5)的另一通信端连接(6)的一个通信端上,(6)的另一个通信端口连接在(2-2)的又一端口上以实现数据信号的传输,(6)的再一个端口连接在(2-2)的再一端上以实现中断请求信号的传输,(5)通过可编程逻辑器件EPLD实现。本发明采用标准接口USB直接同VXI系统的零槽控制器连接,解决了零槽控制器与外置控制器之间接口的速度瓶颈问题。
-
公开(公告)号:CN1688108A
公开(公告)日:2005-10-26
申请号:CN200510009981.7
申请日:2005-05-16
Applicant: 哈尔滨工业大学
Abstract: 基于同余理论的互质模并联分频器,它涉及的是高速数字分频器技术领域。它可解决现有分频器的位数越多(模越大),失效频率越低的问题。每个同步环形计数器1中与分频数相对应的1-1的Q输出端连接在2的一个输入端上;每个1中的每个D型触发器1-1的时钟信号输入端都相互连接并为分频器输入端;每个1中的首位1-1的SET置位端、及其它所有1-1的CLR复位端都连接在2的输出端上并为分频器输出端,任意两个同步环形计数器1中的D型触发器1-1的个数都互为质数。本发明具有高频大模数分频比及可编程性,它克服了随着模数增大,其最大工作频率降低这一传统分频器存在的问题,实现输出信号与输入信号为严格的同步关系。
-
-