老化预测和超速时延测试双功能的系统及方法

    公开(公告)号:CN101852839B

    公开(公告)日:2012-06-27

    申请号:CN201010181640.9

    申请日:2010-05-19

    Abstract: 本发明涉及老化预测和超速时延测试双功能的系统和方法,系统包括:时钟信号生成模块,用于根据第一控制向量生成可编程时钟信号,根据第二控制向量生成多个测试时钟信号;工作模式及时钟选择模块,用于根据控制信号确定系统的工作模式,并在可编程时钟信号、系统功能时钟信号和测试时钟信号中选择,将选择的信号输入到目标电路的系统时钟树,以进行对应的工作模式的操作;工作模式包括,正常工作模式,老化预测模式,以及超速时延测试模式;电路响应捕获模块,用于在当前模式为老化预测模式时,在捕获区间捕获目标电路的响应,并根据是否在捕获区间内出现信号跳变而产生相应的报警信号。本发明能够进行超速时延测试和在线电路老化预测。

    老化预测和超速时延测试双功能的系统及方法

    公开(公告)号:CN101852839A

    公开(公告)日:2010-10-06

    申请号:CN201010181640.9

    申请日:2010-05-19

    Abstract: 本发明涉及老化预测和超速时延测试双功能的系统和方法,系统包括:时钟信号生成模块,用于根据第一控制向量生成可编程时钟信号,根据第二控制向量生成多个测试时钟信号;工作模式及时钟选择模块,用于根据控制信号确定系统的工作模式,并在可编程时钟信号、系统功能时钟信号和测试时钟信号中选择,将选择的信号输入到目标电路的系统时钟树,以进行对应的工作模式的操作;工作模式包括,正常工作模式,老化预测模式,以及超速时延测试模式;电路响应捕获模块,用于在当前模式为老化预测模式时,在捕获区间捕获目标电路的响应,并根据是否在捕获区间内出现信号跳变而产生相应的报警信号。本发明能够进行超速时延测试和在线电路老化预测。

    超速时延测试系统及测试方法

    公开(公告)号:CN101764125A

    公开(公告)日:2010-06-30

    申请号:CN201010033983.0

    申请日:2010-01-07

    Abstract: 本发明涉及一种超速时延测试系统和方法,系统包括时钟信号选择器和位于被测电路扫描链上的测试时钟生成模块。所述测试时钟生成模块,用于根据在扫描移入阶段扫描移入的控制位生成测试时钟,将所述测试时钟输入所述时钟信号选择器;所述测试时钟包含加载边缘和捕获边缘,所述加载边缘和所述捕获边缘的时延差代表超速测试时的时钟周期。所述时钟信号选择器,根据选择信号和全局扫描使能信号,从所述测试时钟、被测电路的工作时钟、和扫描时钟中选择,将选择的时钟输入被测电路时钟树上,用于支持完成所期望的时延测试。本发明通过在片内生成频率可编程的测试时钟,能够有效检测被测电路中的小时延缺陷。

    用于部分增强型扫描时延测试的触发器选择方法及系统

    公开(公告)号:CN101706554A

    公开(公告)日:2010-05-12

    申请号:CN200910236849.8

    申请日:2009-11-02

    Abstract: 本发明公开了用于部分增强型扫描时延测试的触发器选择方法及系统。该方法包括下列步骤:对电路中利用增强型扫描测试方法得到可测的跳变时延故障集合进行故障精简,得到精简后的故障全集;利用精简后的故障集合,计算电路中所有通用扫描触发器的0(1)激活相关度;利用精简后的故障集合,计算电路中所有通用扫描触发器的0(1)敏化相关度;计算电路中通用扫描触发器的0(1)可控度;根据通用扫描触发器的0(1)激活相关度、0(1)敏化相关度和0(1)可控度,计算电路中每个通用扫描触发器的选择函数值,从而在限定的增强型扫描触发器数量下,依次把相同数量的具有最大选择函数值的通用扫描触发器替换成增强型扫描触发器。

    一种可靠片上总线的设计方法和系统及其工作方法

    公开(公告)号:CN100592308C

    公开(公告)日:2010-02-24

    申请号:CN200810057534.2

    申请日:2008-02-02

    Abstract: 本发明公开了一种可靠片上总线的设计方法和系统及其工作方法。一种可靠片上总线的设计方法,是利用群码的校验矩阵从串扰避免编码码字集合中选择具备纠错能力的子集合,构成具备纠错能力的串扰避免编码码字集合,应用于片上总线的电路设计,其包括下列步骤:根据串扰避免编码的规则生成码字集合;根据要求,推导群码的校验矩阵的属性;对满足属性的所有校验矩阵进行优化,获得最佳校验矩阵,以产生具备纠错能力的串扰避免编码码字集合。其能够在不引入二次串扰的前提下,以较小的布线开销和功耗开销,保证总线避免串扰时延的影响,并且可以纠正总线上由于噪声导致的信号翻转。

    一种实现无回溯的最长前缀匹配搜索的方法和装置

    公开(公告)号:CN100531140C

    公开(公告)日:2009-08-19

    申请号:CN200610165449.9

    申请日:2006-12-20

    Abstract: 本发明公开了一种实现无回溯的最长前缀匹配搜索的装置,包括第一选择器、第二选择器、第三选择器、第一加法器、第二加法器、第一或门、第二或门、第三或门、多路选择器、译码器、掩码生成单元和比较部件,还包括输入信息寄存器组、树结点寄存器组、树结点读取部件、叶索引表读取部件、比较结果寄存器、叶结点信息寄存器组、搜索结果寄存器组和控制信号生成部件。本发明还公开了一种实现无回溯的最长前缀匹配搜索的方法。本发明采用的无回溯的路径压缩的二进制树的结构及搜索方法,可提高搜索效率并降低存储空间消耗;本发明采用叶子索引的机制,可减少实现查找的存储空间开销。

    一种用于网络处理器的差额权重排队调度装置及调度方法

    公开(公告)号:CN100505688C

    公开(公告)日:2009-06-24

    申请号:CN200510124024.9

    申请日:2005-11-23

    Abstract: 本发明公开了一种用于网络处理器的差额权重排队调度方法,包括:根据各个队列的首帧长度、每个队列的传输带宽比以及上次调度的结果,计算等待调度的各个队列的优先级;根据优先级,从候选队列中选择调度对象;发送调度结果,并将发送帧从队列中删除,然后重复上述操作进行下一次调度。本发明还公开了一种差额权重排队调度装置,包括:优先级缓冲寄存器、队列发送控制装置、优先级计算装置、队列选择仲裁装置。本发明的优点在于:具有较好的公平性;可抑制网络的突发传输现象的发生;具有较低的工作复杂度。

    一种高可靠片上网络路由器系统及其设计方法

    公开(公告)号:CN101335606A

    公开(公告)日:2008-12-31

    申请号:CN200810117249.5

    申请日:2008-07-25

    Abstract: 本发明公开了一种高可靠片上网络路由器系统及其设计方法。高可靠片上网络路由器系统的设计方法,包括步骤:设计基于虫洞路由交换方式和轮换路由选择方式的路由器软核;对指定宽度的数据设计相应的SCAC编码电路和SCAC译码电路、SCAC纠错电路,并将所述SCAC纠错电路加入所述路由器,将所述SCAC编码电路和SCAC译码电路与所述路由器连接,形成路由器系统的框架;对所述路由器系统的框架设计SCAC-TMR容错方案,实现高可靠片上网络路由器系统;验证所述高可靠片上网络路由器系统的功能,并评估其性能。本发明能够减少片上网络的面积和功耗开销,确保片上网络可靠地传输数据,避免导致较大时延的信号跳变出现在通道上,更加适用于未来的容错多核处理器设计。

    标志集合式两维报文分类及查找方法和设备

    公开(公告)号:CN100425039C

    公开(公告)日:2008-10-08

    申请号:CN200610072077.5

    申请日:2006-04-06

    Abstract: 根据本发明,提出了一种用于标志集合式两维报文分类及查找的设备,包括:两维报文分类装置,用于将两维规则库的针对报文的规则划分为前缀集合,并且将每个前缀集合划分为标志集合,并且利用标志集合的标志、维信息和合并串信息来建立查找表;外部存储器,用于散列存放每个标志集合分组所对应的哈希函数;以及多核处理器,用于当输入报文以进行查找时,进行控制以便利用两维报文分类装置中所建立的查找表来查找所述报文的匹配规则应处的标志集合,以获取所述报文的匹配规则。

    一种网络处理器中维护IP分组出入顺序的方法

    公开(公告)号:CN1964312A

    公开(公告)日:2007-05-16

    申请号:CN200510086842.4

    申请日:2005-11-10

    Inventor: 徐宇锋 李华伟

    Abstract: 本发明涉及数据通信技术领域,一种维护IP分组进、出网络处理器的顺序的方法。该方法使用分组处理调度模块和分组顺序校验模块,在IP分组进入网络处理器后,提交给网络处理器中某一线程进行处理前,由分组处理调度模块为该IP分组产生相应流标识,并将此标识和该IP分组所分配的线程编号传递给分组顺序校验模块;当线程完成对分组的处理后,将分组交由分组顺序校验模块检验分组次序。最后将该分组发送至网络处理器发送模块。

Patent Agency Ranking