驱动电路及驱动方法
    51.
    发明授权

    公开(公告)号:CN114220390B

    公开(公告)日:2023-12-19

    申请号:CN202111674357.4

    申请日:2021-12-31

    Abstract: 本发明关于一种驱动电路,包含脉幅调变电路及脉宽调变电路。脉幅调变电路包含第一晶体管、第一电容以及第二晶体管。脉宽调变电路包含第二电容、第三晶体管以及第四晶体管。第一电容其第一端连接第一晶体管的栅极端。第二晶体管其第一端连接第一电容的第一端,其第二端连接第一晶体管的第二端。第三晶体管其栅极端连接第二电容的第二端。第四晶体管其第一端连接第三晶体管的栅极端,其第二端连接第三晶体管的第二端,其栅极端连接第二晶体管的栅极端并用以接收第一控制信号。

    像素驱动装置及像素驱动方法

    公开(公告)号:CN112669763B

    公开(公告)日:2023-05-26

    申请号:CN202011558862.8

    申请日:2020-12-25

    Abstract: 一种像素驱动装置及像素驱动方法,像素驱动方法包含以下步骤:于第一阶段提供第一控制信号,并将第一控制信号耦合于脉冲宽度调制电路,脉冲宽度调制电路借此根据第一控制信号及数据信号产生第一驱动压差,根据第一驱动压差输出第一驱动电流至发光元件。于第二阶段提供第二控制信号,将第二控制信号耦合于脉冲宽度调制电路,脉冲宽度调制电路借此根据第二控制信号及数据信号产生第二驱动压差,根据第二驱动压差输出第二驱动电流至发光元件。第一控制信号的斜率不同于第二控制信号的斜率。

    显示装置
    53.
    发明授权

    公开(公告)号:CN112530279B

    公开(公告)日:2023-03-14

    申请号:CN202011261094.X

    申请日:2020-11-12

    Abstract: 一种显示装置,包括一基板、一像素阵列、一第一驱动电路、一第二驱动电路、多条第一连接线、多条第二连接线以及多条讯号线。基板具有一正面、一背面与一侧面。侧面连接正面与背面。像素阵列配置于基板的正面。第一驱动电路在基板的正面电性连接像素阵列。第二驱动电路配置于基板的正面且电性连接像素阵列。第一连接线配置于基板的侧面且电性连接第一驱动电路。第二连接线配置于基板的侧面且电性连接第二驱动电路。讯号线配置于基板的背面。各讯号线的两端分别连接第一连接线中对应的一条以及第二连接线中对应的一条。

    驱动电路
    56.
    发明公开

    公开(公告)号:CN113851072A

    公开(公告)日:2021-12-28

    申请号:CN202111020113.4

    申请日:2021-09-01

    Abstract: 一种驱动电路包含发光元件、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第一电容以及稳压电路。其中第一晶体管、第二晶体管以及发光元件电性串联在第一系统电压端以及第二系统电压端之间。第三晶体管的第一端电性耦接第一晶体管的第二端,第三晶体管的第二端电性耦接第一晶体管的栅极端,第三晶体管的栅极端用以接收第一控制信号。第四晶体管的第一端电性耦接第一晶体管的栅极端,第四晶体管的第二端电性耦接第二系统电压端,第四晶体管的栅极端用以接收第二控制信号。第一电容的第一端电性耦接第一晶体管的栅极端。

    显示装置及驱动方法
    57.
    发明公开

    公开(公告)号:CN113674678A

    公开(公告)日:2021-11-19

    申请号:CN202111019487.4

    申请日:2021-09-01

    Abstract: 一种显示装置及驱动方法,显示装置包含多个发光元件以及多个驱动电路。多个驱动电路各自用以产生驱动电流以驱动该些发光元件其中一者发光。多个驱动电路各自包含第一晶体管、第二晶体管、重置电路、第一控制电路以及第二控制电路。驱动电流自第一系统高电压端流经第一晶体管、第二晶体管以及多个发光元件其中一者至系统低电压端。第一控制电路用以控制第一晶体管以调制驱动电流的脉冲幅度。第二控制电路用以控制第二晶体管以调制驱动电流的脉冲宽度。

    电子装置
    58.
    发明授权

    公开(公告)号:CN108594545B

    公开(公告)日:2021-04-30

    申请号:CN201810402798.0

    申请日:2018-04-28

    Abstract: 一种电子装置,包括第一基板、第二基板、介质层、至少两个子像素、至少两个像素电极、至少一扫描线、至少两个共用电极及至少三个侧电极。介质层夹设于第一与第二基板之间。像素电极分别设置于各子像素的第一区与第二区中,且各像素电极具有相互交错的第一与第二主图案。共用电极分别设置于各子像素的第一区与第二区中,其中各共用电极包括第一分支及与其连接的第二分支。第一分支沿着第一主图案延伸并与其部分重叠。第二分支沿着第二主图案延伸并与其部分重叠。侧电极相互分隔地设置于第一基板的侧面上,且其分别与对应的第二分支及扫描线电连接。

    显示装置
    59.
    发明公开

    公开(公告)号:CN112530279A

    公开(公告)日:2021-03-19

    申请号:CN202011261094.X

    申请日:2020-11-12

    Abstract: 一种显示装置,包括一基板、一像素阵列、一第一驱动电路、一第二驱动电路、多条第一连接线、多条第二连接线以及多条讯号线。基板具有一正面、一背面与一侧面。侧面连接正面与背面。像素阵列配置于基板的正面。第一驱动电路在基板的正面电性连接像素阵列。第二驱动电路配置于基板的正面且电性连接像素阵列。第一连接线配置于基板的侧面且电性连接第一驱动电路。第二连接线配置于基板的侧面且电性连接第二驱动电路。讯号线配置于基板的背面。各讯号线的两端分别连接第一连接线中对应的一条以及第二连接线中对应的一条。

    驱动装置与显示装置
    60.
    发明公开

    公开(公告)号:CN112509507A

    公开(公告)日:2021-03-16

    申请号:CN202011204456.1

    申请日:2020-11-02

    Abstract: 本发明公开了一种驱动装置,包括多级移位暂存电路。该些移位暂存电路依序串联耦接,其中该些移位暂存电路中每一者包括一逻辑单元、一输出单元与一开关单元。该逻辑单元用以至少依据一前级移位暂存信号进行操作。该输出单元包括一第一输出开关与一第二输出开关。该第一输出开关的一控制端耦接该逻辑单元于一第一节点。该第一输出开关的一第一端用以输出一本级移位暂存信号。该第二输出开关的一控制端耦接该逻辑单元于一第二节点。该第二输出开关的一第一端耦接该第一输出开关的该第一端。该开关单元用以依据一开关信号导通,并且于导通时关闭该第一输出开关与该第二输出开关中至少一者。

Patent Agency Ranking