-
公开(公告)号:CN109313371A
公开(公告)日:2019-02-05
申请号:CN201780035306.2
申请日:2017-06-07
Applicant: 夏普株式会社
IPC: G02F1/1368 , G02F1/1333 , G06F3/041 , G06F3/044
Abstract: 本发明在于提供可抑制端子部的连接不良的显示装置及其制造方法。显示装置的有源矩阵基板(1)具备:栅极布线;数据布线,其与栅极布线交叉配置;像素电极;对置电极,其在与像素电极之间形成电容;以及信号线,其与对置电极连接,并供给触摸检测用的驱动信号。另外,具备:显示用驱动电路,其用于对栅极布线和数据布线的至少一方供给控制信号;触摸检测用驱动电路,其供给触摸检测用的驱动信号。另外,有源矩阵基板(1)具有将显示用驱动电路与触摸检测用驱动电路连接的多个端子部(Ta),端子部(Ta)具有共用的层结构。
-
公开(公告)号:CN104254890B
公开(公告)日:2017-03-08
申请号:CN201380012540.5
申请日:2013-03-05
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3674 , G09G2310/0281 , G09G2310/0286 , G11C19/28 , G11C27/04
Abstract: 一种移位寄存器,在第1中间级和第2中间级中均设有:第1输入端子,其中输入时钟信号;第2输入端子,其中输入与上述时钟信号不同相位的时钟信号;输出端子,其通过输出晶体管连接到第1输入端子;以及设定电路,其连接到第2输入端子和输出晶体管,用于设定输出晶体管的控制端子的电位,在第2中间级中设有连接到上述设定电路并输入控制信号的控制电路,将在输入到初级的移位起始信号成为激活后直至末级的输出从激活变成非激活为止的期间设为动作期间,在输入到第2中间级的第1输入端子的时钟信号在动作期间开始后初次激活了时,输入到第2中间级的第2输入端子的时钟信号为非激活。由此,抑制各级中输入多个时钟信号的移位寄存器的误动作。
-
公开(公告)号:CN103348474B
公开(公告)日:2016-05-04
申请号:CN201280007217.4
申请日:2012-02-02
Applicant: 夏普株式会社
IPC: H01L27/14 , G01T1/17 , G02F1/1333 , G02F1/1343 , G02F1/1345 , G02F1/1368 , G09F9/30
CPC classification number: H01L27/088 , G02F1/136204 , G02F1/136286 , H01L27/1244 , H01L27/14605 , H01L27/14658 , H01L27/3276
Abstract: 在本有源矩阵基板中,在列方向上延伸的第1信号线和第2信号线排列于列方向,上述第1信号线经由第1晶体管连接于第1电极,并且上述第2信号线经由第2晶体管连接于第2电极,上述第1信号线的端部中的位于第2信号线侧的第1端部包含随着靠近第2信号线而变细的前端变细部。由此,能够抑制排列于延伸方向的2根信号线间的漏电不良。
-
公开(公告)号:CN102640042B
公开(公告)日:2015-08-05
申请号:CN201080054619.0
申请日:2010-08-09
Applicant: 夏普株式会社
IPC: G02F1/1368 , G02F1/1343
CPC classification number: G02F1/13454 , G02F1/1339 , G02F1/1345 , G02F1/136213 , G02F1/136286
Abstract: 在本液晶显示装置中,现有的第一辅助电容主干配线(430)的宽度形成得细,而且新设置有第二辅助电容主干配线(440),并将其配置于最靠近基板的外缘部的位置。由此,能够不增加整体的边框区域,并且能够使移位寄存器远离基板的外缘部,因此使密封件不覆盖于移位寄存器上。进而,减少在向移位寄存器供给信号的配线区域中的被密封件覆盖的区域的面积。
-
公开(公告)号:CN103988252A
公开(公告)日:2014-08-13
申请号:CN201280060243.3
申请日:2012-08-09
Applicant: 夏普株式会社
IPC: G09G3/36 , G02F1/133 , G02F1/1368 , G09G3/20
CPC classification number: G09G3/3677 , G09G3/3648 , G09G3/3696 , G09G2310/0286 , G09G2330/02 , G09G2330/027
Abstract: 本发明提供能够在电源被切断时迅速除去面板内的残留电荷的、特别适合于采用IGZO-GDM的情况的液晶显示装置及其驱动方法。在液晶显示装置中,当检测到电源的切断状态时,执行包括初始化步骤、第1放电步骤以及第2放电步骤的电源切断次序。在初始化步骤中,将GDM信号中的仅清除信号(H_CLR)设为高电平,将构成移位寄存器的双稳电路的状态初始化。在第1放电步骤中,将GDM信号中的仅清除信号(H_CLR)设为低电平,使所有栅极总线成为选择状态而使像素形成部内的电荷放电。在第2放电步骤中,将清除信号(H_CLR)设为高电平,使双稳电路内的悬浮节点的电荷放电。
-
公开(公告)号:CN103703507A
公开(公告)日:2014-04-02
申请号:CN201280037108.7
申请日:2012-08-03
Applicant: 夏普株式会社
CPC classification number: G09G3/3611 , G09G3/3677 , G09G2330/027
Abstract: 本发明提供能够在电源切断时迅速除去面板内的残留电荷的具备IGZO-GDM的液晶显示装置及其驱动方法。构成移位寄存器的各双稳电路具备:薄膜晶体管(TI),其用于基于第1时钟使输出端子的电位上升;区域(netA),其连接到薄膜晶体管(TI)的栅极端子;薄膜晶体管(TC),其用于使区域(netA)的电位下降;以及区域(netB),其连接到薄膜晶体管(TC)的栅极端子。在这样的构成中,电源切断次序包括显示截止次序和栅极截止次序,栅极截止次序至少包含栅极总线放电步骤(t14~t15)、netB放电步骤(t15~t16)、netA放电步骤(t16~t17)。
-
公开(公告)号:CN102301408B
公开(公告)日:2013-09-25
申请号:CN200980155813.5
申请日:2009-10-14
Applicant: 夏普株式会社
IPC: G09F9/30 , G02F1/1345 , G02F1/1368 , G09F9/00
CPC classification number: G02F1/13452 , G02F2001/136263
Abstract: 本发明的显示装置,具备:显示面板(40a),其以彼此平行延伸的方式设有多个显示用配线(3);驱动电路(44a),其设于各显示用配线(3)的一端部侧,与各显示用配线(3)连接;第1配线路径(Wa)及第2配线路径(Wb),其按照以绝缘状态与各显示用配线(3)的一端部交叉的方式分别设置;以及第3配线路径(Wc),其以绝缘状态与各显示用配线(3)的另一端部交叉并且与第1配线路径(Wa)及第2配线路径(Wb)连接,在包含第1配线路径(Wa)及第2配线路径(Wb)的路径和包含第1配线路径(Wa)及第3配线路径(Wc)的路径中设有放大电路(A)。
-
公开(公告)号:CN103098115A
公开(公告)日:2013-05-08
申请号:CN201180042417.9
申请日:2011-08-29
Applicant: 夏普株式会社
IPC: G09F9/00 , G02F1/1333 , G02F1/1368 , G09F9/30
CPC classification number: H01L33/08 , G02F1/1339 , G02F2001/133354 , G02F2201/50 , H01L23/544 , H01L27/1214 , H01L27/1259 , H01L29/786 , H01L2223/5442 , H01L2223/54426 , H01L2223/54486 , H01L2924/0002 , H01L2924/00
Abstract: 有源矩阵基板具有:电极层,其形成于显示区域中的绝缘性基板(21)上;标记(25),其配置于非显示区域中的绝缘性基板上,由与电极层相同的材料形成;第1绝缘膜(26),其将电极层和标记分别直接覆盖;以及第2绝缘膜,其覆盖第1绝缘膜的一部分。在密封区域的至少一部分中从绝缘性基板上除去了第2绝缘膜。标记配置于除去了第2绝缘膜的区域,并且以与密封区域的至少一部分重叠的方式设置。在绝缘性基板上形成有将覆盖标记的第1绝缘膜的侧面和该第1绝缘膜的与绝缘性基板相反一侧的表面覆盖的保护膜(45)。
-
公开(公告)号:CN102870163A
公开(公告)日:2013-01-09
申请号:CN201180021264.X
申请日:2011-01-28
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/3677
Abstract: 本发明具有:第i电路部(1a、1b)(i为各个1≤i≤N(N为2以上的整数)的整数),其级联连接有多个移位寄存器级(SR1、SR2、…、SRn),通过上述第i电路部(1a、1b)各自专用的供给配线(10b、10c、10e、10f)被供给驱动各上述移位寄存器级(SR1、SR2、…、SRn)的驱动信号(CKA1、CKA2、CKB1、CKB2);和上述供给配线(10b、10c、10e、10f)。
-
公开(公告)号:CN102859430A
公开(公告)日:2013-01-02
申请号:CN201180019832.2
申请日:2011-02-18
Applicant: 夏普株式会社
IPC: G02F1/1343 , G02F1/1368 , G09F9/30
CPC classification number: G02F1/136286 , G02F1/136209 , G02F2001/136218 , G02F2201/123
Abstract: 各像素电极(7)与各晶体管元件(18)的漏极电极(18D)电连接,像素电极(7)的形成层和数据信号线(SLn、SLn+1…)的形成层形成于比扫描信号线(GLn、GLn+1…)的形成层靠上层,像素电极(7)和扫描信号线(GLn、GLn+1…)以在俯视时重叠的方式形成,在像素电极(7)和扫描信号线(GLn、GLn+1…)重叠的部分,在像素电极(7)中形成有切口部(7a、7b),屏蔽电极(4a、4b)由数据信号线(SLn、SLn+1…)的形成层形成,且以至少一部分与切口部(7a、7b)的扫描信号线(GLn、GLn+1…)的一部分在俯视时重叠的方式设置。因此,能实现具有宽视野角特性、并且能进行高质量显示的液晶显示面板。
-
-
-
-
-
-
-
-
-