-
公开(公告)号:CN100587777C
公开(公告)日:2010-02-03
申请号:CN200710192965.5
申请日:2007-08-15
Applicant: 索尼株式会社
IPC: G09G3/30 , G09G3/20 , H01L27/32 , H01L51/50 , H03K17/687
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2310/0251 , G09G2310/0262 , G09G2320/043
Abstract: 公开了一种像素电路。该像素电路至少包括驱动晶体管;输入晶体管;第一开关晶体管;第二开关晶体管;保持电容;和电光装置。该保持电容两端分别连接于驱动晶体管的栅极节点和源极节点。该电光装置具有校正特性,其亮度由来自于驱动晶体管的驱动电流的值决定,该驱动晶体管的源极节点连接于其阳极。输入晶体管的一电流端连接于驱动晶体管的栅极节点,并在预定的采样周期期间采样视频信号到保持电容。第一开关晶体管在采样周期之前接通,并把驱动晶体管的栅极节点连接于预定的参考电压。
-
公开(公告)号:CN100561556C
公开(公告)日:2009-11-18
申请号:CN200610091647.5
申请日:2006-05-12
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G2300/0417 , G09G2300/0819 , G09G2300/0842 , G09G2300/0852 , G09G2300/0861 , G09G2310/0262 , G09G2320/043
Abstract: 本发明提供能够降低能耗并保持亮度一致性,并实现具有高对比度和高画质的显示图像的像素电路和显示装置,其中设定用于在一帧中修正像素中驱动晶体管的特性变化的修正周期,由第一控制线驱动第一开关并将数据信号从信号线写入节点的写周期,以及存储被写入的数据信号并驱动电光元件的驱动周期,而且对该驱动进行控制,以便存在包括修正周期、写周期和驱动周期的时间间隔,同时存在只包括写周期和驱动周期而不包括修正周期的时间间隔。
-
公开(公告)号:CN100559435C
公开(公告)日:2009-11-11
申请号:CN200710142764.4
申请日:2007-08-23
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/3291 , G09G2300/0417 , G09G2300/0426 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861 , G09G2310/06 , G09G2330/021
Abstract: 本文公开了一种像素电路,其被布置在以行方向排列的用于供应控制信号的扫描线和以列方向排列的用于供应视频信号的数据线相互交叉之处。该像素电路包括:采样晶体管;驱动晶体管;电容,其被连接在所述采样晶体管的电流通路端和所述驱动晶体管的栅极之间;以及发光器件,其被连接于所述驱动晶体管的电流通路端。
-
公开(公告)号:CN101465097A
公开(公告)日:2009-06-24
申请号:CN200810185332.6
申请日:2008-12-22
Applicant: 索尼株式会社
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G3/3266 , G09G3/3291 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2310/0256 , G09G2320/043 , G09G2320/045
Abstract: 这里公开一种自发光显示设备,包括:像素电路;以及驱动电路,其中每个所述像素电路包括发光二极管、连接到所述发光二极管的驱动电流路径的驱动晶体管、以及耦合到所述驱动晶体管的控制节点的保持电容器,在所述发光二极管可以发光前对所述驱动晶体管至少执行实际阈值电压和迁移率校正的时段期间,在所述发光二极管处于不发光状态的情况下,所述驱动电路执行驱动晶体管的初步阈值电压校正,即伪Vth校正,所述驱动电路接下来通过反向偏置所述发光二极管并且初始化由所述保持电容器保持的电压执行恒定时段的校正准备,以及所述驱动电路在所述校正准备后执行实际阈值电压校正和所述迁移率校正。
-
公开(公告)号:CN101425530A
公开(公告)日:2009-05-06
申请号:CN200810170401.6
申请日:2008-11-03
Applicant: 索尼株式会社
IPC: H01L27/32 , H01L23/522
CPC classification number: H01L27/3276 , H01L2251/568
Abstract: 本发明提供了一种有源矩阵显示装置。该有源矩阵显示装置包括:驱动部分,提供在基板上;绝缘膜,堆叠在基板上;以及发光元件,以矩阵形式布置在绝缘膜上,并且发光元件的每一个都包括在其上电极和下电极之间的发光层。该有源矩阵显示装置通过为每个发光元件提供的驱动部分驱动,该有源矩阵显示装置还包括引起发光元件发光所需的第一配线,以及经由绝缘膜设置在第一配线的下层中的第二配线,该第二配线也用于引起发光元件发光,其中第一配线或者第二配线在两条配线之间的交叉点分成多条配线。
-
公开(公告)号:CN101340748A
公开(公告)日:2009-01-07
申请号:CN200810135646.5
申请日:2008-07-07
Applicant: 索尼株式会社
CPC classification number: H01L27/3272 , H01L27/3223 , H01L27/3276 , H01L51/5206 , H01L51/5218 , H01L51/5221 , H01L51/5228 , H01L51/5234 , H01L51/5237 , H01L51/5253 , H01L51/56 , H01L2251/308 , H01L2251/5315 , H01L2251/558 , H05B33/06
Abstract: 本发明公开了一种有机电致发光显示器的制造方法和有机电致发光显示器,该有机电致发光显示器包括多层结构,每个多层结构形成于基板的有效区中的各个像素区中,每个多层结构由下电极、有机层和上电极形成,该有机电致发光显示器具有电连接该像素区的公共电极,该方法包括步骤:形成保护电极和外周电极,所述保护电极和外周电极电连接至公共电极;形成多层结构;以及进行涉及基板的充电的膜沉积处理。
-
公开(公告)号:CN101286291A
公开(公告)日:2008-10-15
申请号:CN200810091776.3
申请日:2008-04-14
Applicant: 索尼株式会社
CPC classification number: G09G3/3225 , G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2310/0251
Abstract: 用于驱动有源矩阵驱动型的自发光显示面板的自发光显示面板驱动方法包括步骤:在多个时间段中对于驱动晶体管分别执行阈值校正操作,在这些时间段的至少一个内,在在前校正时间段的结束时间点之后直到在后的校正时间段的开始时间点,将施加到驱动晶体管的漏极电极的电势控制到用于驱动晶体管的发光驱动的第一电势和在第一个校正时间段的准备时间段内施加的、用于初始化的第二电势之间的中间电势。
-
公开(公告)号:CN101276541A
公开(公告)日:2008-10-01
申请号:CN200810088829.6
申请日:2008-03-28
Applicant: 索尼株式会社
CPC classification number: G09G3/3266 , G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0852 , G09G2320/0233
Abstract: 本文公开了一种显示装置及其驱动方法,其中,该显示装置包括:多个像素电路,每个像素电路都具有多个开关,开关被配置为接收预定周期的驱动信号,并通过驱动信号控制打开和闭合操作;以及驱动电路,被配置为控制开关的打开/闭合状态;驱动电路可用于扫描所述像素电路,并在彼此独立的周期中打开和闭合开关。通过本发明,可以实现显示装置的小型化、功耗的降低以及输入信号的减少。
-
公开(公告)号:CN101221975A
公开(公告)日:2008-07-16
申请号:CN200810000456.2
申请日:2008-01-11
Applicant: 索尼株式会社
Inventor: 浅野慎
CPC classification number: H01L27/3279 , G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2300/0866 , G09G2310/0256 , G09G2320/043 , H01L27/3246 , H01L27/3262 , H01L51/5203 , H01L2251/558
Abstract: 本发明公开了一种显示装置,在该显示装置中,包括发光区域的各个像素以矩阵形式排列,该显示装置包括:第一电极,形成于从像素的发光区域到位于发光区域外围的非发光区域;第二电极,被形成为被各个像素共用;以及发光材料层,形成于第一电极和第二电极之间;其中,第一电极和第二电极中的至少一个的非发光区域中的膜厚大于发光区域中的膜厚。根据本发明,能够抑制发光元件的电极部分中的电压降、阻止面板的面内亮度差的发生,从而获得高画质的图像。
-
公开(公告)号:CN101131802A
公开(公告)日:2008-02-27
申请号:CN200710142764.4
申请日:2007-08-23
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/3291 , G09G2300/0417 , G09G2300/0426 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861 , G09G2310/06 , G09G2330/021
Abstract: 本文公开了一种像素电路,其被布置在以行方向排列的用于供应控制信号的扫描线和以列方向排列的用于供应视频信号的数据线相互交叉之处。该像素电路包括:采样晶体管;驱动晶体管;电容,其被连接在所述采样晶体管的电流通路端和所述驱动晶体管的栅极之间;以及发光器件,其被连接于所述驱动晶体管的电流通路端。
-
-
-
-
-
-
-
-
-