-
公开(公告)号:CN1282358C
公开(公告)日:2006-10-25
申请号:CN200310114317.X
申请日:2003-11-12
Applicant: 夏普株式会社
CPC classification number: G09G3/3685 , G09G3/20 , G09G3/2011 , G09G2310/0297
Abstract: 本发明的数据信号线驱动电路中,对转送2相化了的视频信号的2条视频信号线,形成由2条连续连接的数据信号线组成的数据信号线群。构成视频信号取入部的移位寄存器SR、驱动切换电路及波形整形电路驱动各数据信号线,以便在从2条视频信号线分别集中上述数据信号线群并作为1个块时,按该块单位,从该视频信号线向各数据信号线群的数据信号线取入视频信号。这样,可提供一种在进行多相展开时,与高分辨率驱动时相比,可降低低分辨率驱动时的电耗的数据信号线驱动电路。
-
公开(公告)号:CN1265336C
公开(公告)日:2006-07-19
申请号:CN02151490.9
申请日:2002-09-25
Applicant: 夏普株式会社
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2310/0248 , G09G2330/021
Abstract: 在非扫描期间,通过充电电路把数据信号线驱动电路(SD)的输出变成高阻抗而处于浮动状态的数据信号线(S)的电位充电到该帧的数据信号的大致中间电位。从而各象素电容的电位相对于数据信号线S的电位不会产生非常大的偏差,这样可以抑制通过各象素的有源元件的漏电流的偏差。因此可以减少象素(PIX)的电位变动,提高上述非扫描期间的显示质量。即在有源矩阵式的液晶显示装置中,通过在待机画面等情况下把非扫描期间设定得比扫描期间充分地长,而使帧频降低,可以降低电功率消耗,以能提高显示质量。
-
公开(公告)号:CN1506926A
公开(公告)日:2004-06-23
申请号:CN200310120275.0
申请日:2003-12-12
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G09G3/3607 , G09G3/3677 , G09G2300/043 , G09G2310/0248 , G09G2320/0223 , G09G2330/021
Abstract: 这种在驱动电路中输入互相相关的多个信号,其中的至少1个信号也共同输入到其它电路的构成中,不对导致电耗增加的信号本身实施加工,来抑制基于相关信号间配线负荷的不同的相位关系偏差。第1及第2时钟信号被输入到第1数据信号线驱动电路。其中的第1时钟信号也共同输入到第2数据信号线驱动电路。为使基于配线1与配线2之间的敷设差异的配线负荷相一致,在配线2中设有虚配线,由虚配线与液晶层及对置电极来形成附加电容部。
-
-