-
公开(公告)号:CN100586188C
公开(公告)日:2010-01-27
申请号:CN200710030698.1
申请日:2007-09-30
Applicant: 暨南大学
Abstract: 本发明公开了一种基于AVS的帧内预测计算的硬件实现方法,采用8条分支并行执行的方式进行计算,构造了分支可重用单元和重用的加法运算单元ADDR3221,分支可重用单元在前端加上一组MUX进行预测模式的选择,在后端加一组MUX用于输出分支的选择,中间两个可重用的加法运算单元ADDR3221的结构为ADDR3221=((a+c)+(b+1)<<1)>>2,由3个加法器和2个移位器构成。本发明的优点在于速度快,面积小,功耗低,整个模块硬件实现的复杂度降低。
-
公开(公告)号:CN201345710Y
公开(公告)日:2009-11-11
申请号:CN200820206678.5
申请日:2008-12-31
Applicant: 暨南大学
IPC: H04N7/26
Abstract: 本实用新型公开了一种适用于视频解码的环路滤波器,行列转换模块由8行16列共128个寄存器组成,其中部的6列为8位可控寄存器,左右各5列为8位纯寄存器;所述存储模块和参数计算模块分别通过系统总线与外部存储器相连,一维滤波器通过行列转换模块与存储模块相连,一维滤波器还与参数计算模块相连,时序控制模块分别与行列转换模块、一维滤波器、参数计算模块、存储模块和系统总线相连。该滤波器结构简单、设计合理、占用的资源和面积小、处理速度快、自适应程度高,数据利用率得到明显的提高。
-