一种MDIO资源的访问方法、存储介质及智能终端

    公开(公告)号:CN111090509A

    公开(公告)日:2020-05-01

    申请号:CN201911241066.9

    申请日:2019-12-06

    Abstract: 本发明提供了一种MDIO资源的访问方法、存储介质及智能终端,其中,所述访问方法包括步骤接收第一CPU和第二CPU同时发起的MDIO资源访问请求;获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级;当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较;若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU。本发明的MDIO资源的访问方法由于第一CPU和第二CPU携带有优先访问等级,根据第一CPU和第二CPU的优先访问等级能够生成MDIO资源的访问顺序,避免了第一CPU和第二CPU之间的冲突,同时两个CPU也可直接访问MDIO资源,提高了访问效率。

    一种数据传输读写速率匹配的方法、系统和计算机设备

    公开(公告)号:CN111026687A

    公开(公告)日:2020-04-17

    申请号:CN201911044148.4

    申请日:2019-10-30

    Abstract: 本发明提供的一种数据传输读写速率匹配的方法、系统和计算机设备,所述方法包括:DMA控制器接收PCM接口发送的数据,并根据接收的数据量发送中断信号至处理器;处理器获取中断信号并获取中断时刻对应指针位置;处理器根据中断信号时刻分别记录的指针位置,将预设的中断时长对应的数据从DMA通道的不带缓存的内存拷贝到预先申请的带缓存的内存;处理器从带缓存的内存中读取一个打包时长的数据到系统内存做编码。反方向,处理器根据中断信号的个数,将解码后的数据从带缓存的系统内存拷贝到不带缓存的DMA通道内存,这样处理器运行的PCM读写函数都是从带缓存的内存中读取数据,解决了PCM读写接口速率不平衡的问题。

    硬件随机数产生器、产生方法及装置、计算机设备

    公开(公告)号:CN111026360A

    公开(公告)日:2020-04-17

    申请号:CN201911060120.X

    申请日:2019-11-01

    Abstract: 本申请涉及硬件随机数产生器、产生方法及装置、计算机设备,所述方法包括:将用于产生硬件随机数的多个GPIO管脚分别连接不同频率的晶振;将每个GPIO管脚设置为输入功能;设置晶振输出的信号在GPIO管脚上反馈为高低电平;对应CPU读取GPIO管脚的输入电平值,获得随机的0或者1;当多个GPIO管脚同时读取不同晶振反馈给它们的电平时,产生一个随机的多位数。本发明提供了一种产生过程简单,操作方便的硬件随机数产生方法,为用户的使用提供了方便。

    DSP收号故障检测处理方法及装置、计算机设备、介质

    公开(公告)号:CN111025968A

    公开(公告)日:2020-04-17

    申请号:CN201911235878.2

    申请日:2019-12-05

    Abstract: 本申请涉及DSP收号故障检测处理方法及装置、计算机设备、介质,所述方法包括:语音应用APP向DSP申请第一通道资源和第二通道资源;将申请成功的第一通道资源和第二通道资源联网;第一通道资源接收语音应用APP发来的DTMF命令后产生DTMF信号,并将DTMF信号发送给第二通道资源,第二通道资源检测到DTMF信号后上报给语音应用APP;当语音应用APP没有收到第二通道资源上报的所述DTMF信号,则判定为DSP收号故障,并输出DSP异常信息。本发明提供了一种DSP不能收号故障的检测方法,解决了当DSP芯片异常,无法检测DTMF信号事件,导致用户无法拨号拨打电话问题。

    基于GPIO实现PCM从机功能的方法及系统

    公开(公告)号:CN110798269A

    公开(公告)日:2020-02-14

    申请号:CN201910905816.1

    申请日:2019-09-24

    Abstract: 本发明公开了一种基于GPIO实现PCM从机功能的方法及系统,其包括:当第二主机将时钟信号变为有效,第二主机通过所述GPIO1管脚向第一主机发出中断,第一主机进入中断处理程序;当第一主机进入中断处理程序,并判断从设备同步信号有效,则第二主机发送给第一主机一个比特数据;第一主机在中断程序中读取GPIO3管脚的主输出从输入信号,从第二主机读取数据;同时通过GPIO3管脚的主输入从输出信号,向第二主机发送数据;每产生一中断的时钟信号,第一主机读取第二主机发来的一个比特数据,并向第二主机发送一个回应的比特数据;第一主机每读取完一字节的比特数据,则将读取的比特数据组成一个字节。本发明实现了PCM的从机功能,结构简单实现容易,并且成本低。

    实现并行总线从模式的方法及装置、计算机设备、介质

    公开(公告)号:CN110781118A

    公开(公告)日:2020-02-11

    申请号:CN201910942709.6

    申请日:2019-09-30

    Abstract: 本申请涉及实现并行总线从模式的方法及装置、计算机设备、介质,所述方法将MCU与主控CPU通过并行总线相连;其中MCU的GPIO1~GPIO8,8个GPIO连主控CPU的8条地址线;MCU的GPIO9~GPIO16,8个GPIO连主控CPU的8条数据线;GPIO17连接主控CPU的片选控制信号线;MCU的GPIO18连主控CPU的读写控制信号;当使能GPIO17中断,读取GPIO1~8的值,保存为地址值addr;读取GPIO18的值,判断是否=1;如果否的话进入写周期;如果是则转入读周期;以实现并行总线从模式。本文提出以GPIO管脚来实现并行总线的从模式的方法;可以实现在MCU上实现并行总线,并且实现成本低。

    GPIO实现SPI从机功能方法、系统、设备及介质

    公开(公告)号:CN110765058A

    公开(公告)日:2020-02-07

    申请号:CN201910866165.X

    申请日:2019-09-12

    Abstract: 本申请涉及GPIO实现SPI从机功能方法、系统、设备及介质,方法包括:当MCU将时钟信号变为有效,MCU通过所述GPIO3管脚向CPU发出中断,CPU进入中断处理程序;当CPU进入中断处理程序,并判断从设备使能信号有效,则MCU发送给CPU一个比特数据;CPU在中断程序中读取GPIO1管脚的主输出从输入信号,从MCU读取数据;每产生一中断的时钟信号,CPU读取MCU发来的一个比特数据,并向MCU发送一个回应的比特数据;CPU读取每读取完一字节的比特数据,则将读取的比特数据组成一个字节。通过本方法可以在不支持SPI从机功能的CPU上,实现SPI从机功能,结构简单实现容易,并且成本低。

    一种多串口通信方法及系统

    公开(公告)号:CN110750478A

    公开(公告)日:2020-02-04

    申请号:CN201910859566.2

    申请日:2019-09-11

    Abstract: 本发明公开了本发明提供了一种多串口通信方法及系统,所述方法包括步骤:当访问若干个从设备时,将待发送数据帧写入中央处理器中的寄存器;所述中央处理器控制所述寄存器接收所述待发送数据帧,并将所述待发送数据帧中的奇偶校验位字符替换为地址位字符,得到替换后的输出数据帧;将所述输出数据帧发送至若干个从设备。本发明通过中央处理器的寄存器将发送数据帧中的奇偶校验位字符替换为地址位字符,是的串口获取到发送数据帧的地址位信息,实现主设备与从设备之间支持多路模式的的串口协议通信,进而实现了主设备与多个从设备之间的通信连接。

    一种基于GPIO实现I2S从机功能的方法及终端

    公开(公告)号:CN110750471A

    公开(公告)日:2020-02-04

    申请号:CN201910888584.3

    申请日:2019-09-19

    Abstract: 本发明公开了一种基于GPIO实现I2S从机功能的方法及终端,所述方法包括:设置GPIO1接收I2S的SCLK信号、GPIO2接收I2S的WS信号以及GPIO3接收I2S的SD信号;主机MCU分别发送所述SCLK信号、所述WS信号和所述SD信号到从机CPU的GPIO1、GPIO2和GPIO3上;当GPIO1产生上升沿中断后,SCLK从低电平转变成了高电平,从所述SD信号读取比特数据。本发明通过利用GPIO实现了I2S从机功能的软件驱动,使得从机CPU可以支持I2S从机模式。

    一种基于GPIO管脚实现主备单板的控制方法及终端

    公开(公告)号:CN110750394A

    公开(公告)日:2020-02-04

    申请号:CN201910912035.5

    申请日:2019-09-25

    Abstract: 本发明公开了一种基于GPIO管脚实现主备单板的控制方法及终端,所述方法包括:第一单板和第二单板通过同一个GPIO1相互连接;当所述第一单板上电启动后,向GPIO1写入低电平,回读GPIO1的值并写入GPIO2,当回读的值为低电平时,则设置所述第一单板为主用单板;当所述第二单板上电启动后,向GPIO1写入低电平,回读GPIO1的值并写入GPIO2,当所述第一单板已被设置为主用单板后,所述第二单板回读的值为高电平,则设置所述第二单板为备用单板。本发明可以通过GPIO1互相对接两个单板,控制两个单板中的一个设置为主用单板,另一个设置为备用单板,操作简单,设置方便。

Patent Agency Ranking