栅极驱动电路和显示装置
    61.
    发明公开

    公开(公告)号:CN117789657A

    公开(公告)日:2024-03-29

    申请号:CN202410089789.6

    申请日:2024-01-22

    Abstract: 本发明公开了一种栅极驱动电路和显示装置,属于显示技术领域。栅极驱动电路包括:级联连接的多级移位寄存器;本级所述移位寄存器的信号输出端连接下一级所述移位寄存器的信号输入端;所述移位寄存器包括:两个串联连接于所述移位寄存器的信号输入端和信号输出端之间的受控反相模块;所述受控反相模块包括时钟端、输入端和输出端,所述受控反相模块用于根据所述时钟端的信号,控制是否将所述受控反相模块的输入端接入的信号反相后输出。本发明实施例可以简化栅极驱动电路的结构,有利于显示面板窄边框的实现。

    栅极驱动器及其修复方法
    62.
    发明授权

    公开(公告)号:CN112017574B

    公开(公告)日:2024-03-29

    申请号:CN202010472322.1

    申请日:2020-05-29

    Abstract: 根据本发明的一个方面,提供了一种栅极驱动器及其修复方法。所述栅极驱动器包括:级联连接的多个驱动级;设置在所述多个驱动级之间的至少一个修复级;和连接至所述至少一个修复级的多条修复线。所述多条修复线与连接至所述多个驱动级的多条线交叠。所述至少一个修复级可代替所述栅极驱动器中有缺陷的驱动级。以这种方式,可解决栅极驱动器出现故障的问题。

    移位寄存器单元、栅极驱动电路和栅极驱动方法

    公开(公告)号:CN117678006A

    公开(公告)日:2024-03-08

    申请号:CN202280001388.X

    申请日:2022-05-24

    Inventor: 冯雪欢 张大成

    Abstract: 一种移位寄存器单元,包括:感测控制电路(1),与感测信号输入端(INPUT2)、随机信号输入端(OE)、感测控制节点(H)连接,配置为响应于随机信号输入端(OE)所提供有效电平信号的控制将感测信号输入端(INPUT2)所提供信号写入至感测控制节点(H);第一感测输入电路(2),与时钟控制信号输入端(CLKA)、感测控制节点(H)、第一上拉节点(PU1)连接,第一感测输入电路(2)配置为仅响应于感测控制节点(H)处有效电平信号的控制将时钟控制信号输入端(CLKA)所提供信号写入至第一上拉节点(PU1);第一驱动输出电路(5),与第一上拉节点(PU1)、第一驱动时钟信号输入端(CLKE)、第一驱动信号输出端(OUT2)连接,配置为响应于第一上拉节点(PU1)处有效电平信号的控制将第一驱动时钟信号输入端(CLKE)所提供信号写入至第一驱动信号输出端(OUT2)。

    数据写入装置、数据写入控制方法及电子设备

    公开(公告)号:CN117666949A

    公开(公告)日:2024-03-08

    申请号:CN202311514696.5

    申请日:2023-11-14

    Abstract: 本申请提供实施例属于集成电路技术,提供一种数据写入装置、数据写入控制方法及电子设备,数据信号传输模块用于将外部的数据信号传输至数据信号译码模块中;数据信号译码模块用于接收数据信号传输模块传输的数据信号和时钟控制模块传输的第一时钟信号,并根据第一时钟信号对数据信号进行译码操作,以根据译码结果判断握手信号和写入信号是否分别满足对应的预设条件,并生成写入确认信号;数据存储模块用于根据第一时钟信号和写入确认信号,对待写入数据进行数据写入操作,并存储对应的写入数据;数据读出模块用于根据数据存储模块中的写入数据的高/低电平信号读出写入数据。本申请可以实现在集成电路中进行高效、可靠的数据写入目的。

    移位寄存器单元、栅极驱动电路、显示装置以及驱动方法

    公开(公告)号:CN117642805A

    公开(公告)日:2024-03-01

    申请号:CN202280001870.3

    申请日:2022-06-24

    Inventor: 刘伟星

    Abstract: 本公开实施例提供的移位寄存器单元、栅极驱动电路、显示装置以及驱动方法,其中,移位寄存器单元,包括:第一控制电路,被配置为根据输入信号端和第一时钟信号端的信号,控制第一节点和第二节点的信号;第二控制电路,被配置为根据第一节点、第二节点以及第二时钟信号端的信号,控制至少两个驱动节点的信号;级联输出电路,被配置为根据级联选择信号端,将至少两个驱动节点中的一个驱动节点的信号提供给级联输出端;驱动输出电路,被配置为根据驱动选择信号端,将至少两个驱动节点中的至少一个驱动节点的信号提供给对应驱动节点的驱动输出端。

    移位寄存器、栅极驱动电路及显示装置

    公开(公告)号:CN117636989A

    公开(公告)日:2024-03-01

    申请号:CN202311370323.5

    申请日:2023-10-20

    Abstract: 本公开提供一种移位寄存器,其包括预充子电路、存储子电路、占空比调节子电路、非门及至少一个输出子电路;其中,预充子电路包括第三晶体管;存储子电路包括存储电容;占空比调节子电路包括第一晶体管和第二晶体管;非门包括第四晶体管、第五晶体管、第六晶体管和第七晶体管;输出子电路包括至少一个第一输出子电路和/或第二输出子电路,第一输出子电路包括第八晶体管、第九晶体管、第十晶体管,第二输出子电路包括第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管、第十七晶体管。特别的,当输出子电路仅包括第二输出子电路时,第二输出子电路仅包括第十一晶体管、第十二晶体管、第十三晶体管。

    显示面板及显示装置
    68.
    发明公开

    公开(公告)号:CN117636788A

    公开(公告)日:2024-03-01

    申请号:CN202311873234.2

    申请日:2021-05-12

    Abstract: 本发明实施例公开了一种显示面板及显示装置。该显示面板包括驱动电路,驱动电路包括相互级联的N级移位寄存器,N≥2;移位寄存器包括:第一控制部和第二控制部;第二控制部包括第一控制单元和第二控制单元;其中,第一控制单元用于接收预设节点的信号和第一输出控制信号,而控制第四节点的信号,预设节点为第二节点与第三节点中的一者;其中,第M1级移位寄存器接收的第一输出控制信号为第M2级移位寄存器的预设节点的信号,1≤M1≤N,1≤M2≤N,1≤|M1‑M2|≤i,2≤i≤N‑1。本发明实施例提供的技术方案可以提供一种结构简单、输出稳定的驱动电路。

    移位寄存器、栅极驱动器、显示面板和显示装置

    公开(公告)号:CN113744693B

    公开(公告)日:2024-02-13

    申请号:CN202111068570.0

    申请日:2019-06-06

    Inventor: 黄耀 周洋

    Abstract: 本发明涉及移位寄存器、栅极驱动器、显示面板和显示装置。移位寄存器包括输入电路410)、用于分别输出第一和第二栅极驱动信号的第一输出电路(420)和第二输出电路(430)。第二输出电路包括控制子电路(431)和输出子电路432)。控制子电路包括第一晶体管,被配置为响应于第二时钟信号处于第二电平而开启以将其第一极接收的参考电压供应到第二节点(N2),使得第二节点处于有效电平。输出子电路被配置为响应于第二节点的电平有效而将第二参考电压供应到第二输出端(Gout_N)。第一晶体管的类型与第二栅极驱动信号所要驱动的晶体管的类型一致。由此,可以消除或缓解第二栅极驱动信号波形的自举现象。

    移位寄存器、栅极驱动电路及显示装置

    公开(公告)号:CN117542398A

    公开(公告)日:2024-02-09

    申请号:CN202311610363.2

    申请日:2023-11-29

    Abstract: 本公开提供一种移位寄存器、栅极驱动电路及显示装置,属于显示技术领域。本公开的移位寄存器中,第一输入子电路被配置为响应于第一时钟信号,将输入信号传输至第一控制节点;第二输入子电路被配置为响应于第一时钟信号,将第二电平信号传输至第二控制节点;第一输出子电路被配置为响应于第一控制节点的电压,将第二时钟信号传输至第一输出信号线;第二输出子电路被配置为响应于第二控制节点的电压,将第一电平信号传输至第一输出信号线;选通子电路被配置为响应于选通信号,将第三电平信号或第二时钟信号传输至第二输出信号线;第三电平信号与第一电平信号的极性相同,且第三电平信号的电压小于第一电平信号的电压。

Patent Agency Ranking